KR102235578B1 - Semiconductor device and the method for fabricating thereof

    公开(公告)号:KR102235578B1

    公开(公告)日:2021-04-02

    申请号:KR1020140161943A

    申请日:2014-11-19

    Abstract: 반도체 장치 및 그 제조 방법이 제공된다. 상기 반도체 장치는, 제1 방향으로 연장되어 형성되는 액티브 핀, 액티브 핀 상에 형성되고, 제1 방향과 교차하는 제2 방향으로 연장되는 게이트, 액티브 핀의 상부에 형성되고, 게이트의 일측에 배치되는 소오스 또는 드레인, 게이트와 소오스 또는 드레인을 덮는 층간 절연막, 층간 절연막을 관통하여 소오스 또는 드레인과 연결되고, 제1 콘택 영역과 제1 콘택 영역의 하부에 위치하는 제2 콘택 영역을 포함하는 소오스 또는 드레인 콘택 및 제1 콘택 영역과 층간 절연막 사이에 형성되는 스페이서막을 포함하되, 제1 콘택 영역의 제1 방향 폭과 제2 콘택 영역의 제1 방향 폭은, 제1 콘택 영역과 제2 콘택 영역의 경계에서 서로 다르다.

    실리콘 산화막 식각용 조성물 및 이를 이용한 실리콘 산화막의 식각 방법
    3.
    发明公开
    실리콘 산화막 식각용 조성물 및 이를 이용한 실리콘 산화막의 식각 방법 有权
    用于蚀刻氧化硅层的组合物和使用该氧化硅层的氧化硅层的蚀刻方法

    公开(公告)号:KR1020100019328A

    公开(公告)日:2010-02-18

    申请号:KR1020090063235

    申请日:2009-07-10

    Abstract: PURPOSE: A composition for etching a silicon oxide layer is provided to lowering an etching rate of various nitride layers while maintaining high etching rate of various silicon oxide layers presented a substrate. CONSTITUTION: A composition for etching a silicon oxide layer comprises hydrogen fluoride, anionic polymer and deionized water. The anionic polymer is included in the amount of 0.001-2 weight% based on the total amount of the composition for etching a silicon oxide layer. The etching selectivity of a silicon oxide layer to a nitride layer is 80 or more. The anionic polymer is selected from the group consisting of polyacrylic acid, polysulfonic acid, polyacrylamide/acrylic acid copolymer, polyacrylic acid/sulfonic acid copolymer, polysulfonic acid/acrylamide copolymer, polyacrylic acid/malonic acid copolymer, and their combination.

    Abstract translation: 目的:提供用于蚀刻氧化硅层的组合物,以降低各种氮化物层的蚀刻速率,同时保持呈现衬底的各种氧化硅层的高蚀刻速率。 构成:用于蚀刻氧化硅层的组合物包括氟化氢,阴离子聚合物和去离子水。 阴离子聚合物的含量相对于用于蚀刻氧化硅层的组合物的总量为0.001-2重量%。 氧化硅层对氮化物层的蚀刻选择性为80以上。 阴离子聚合物选自聚丙烯酸,聚磺酸,聚丙烯酰胺/丙烯酸共聚物,聚丙烯酸/磺酸共聚物,聚磺酸/丙烯酰胺共聚物,聚丙烯酸/丙二酸共聚物及其组合。

    반도체 장치 및 그 제조 방법
    7.
    发明公开
    반도체 장치 및 그 제조 방법 审中-实审
    半导体装置及其制造方法

    公开(公告)号:KR1020160059862A

    公开(公告)日:2016-05-27

    申请号:KR1020140161943

    申请日:2014-11-19

    Abstract: 반도체장치및 그제조방법이제공된다. 상기반도체장치는, 제1 방향으로연장되어형성되는액티브핀, 액티브핀 상에형성되고, 제1 방향과교차하는제2 방향으로연장되는게이트, 액티브핀의상부에형성되고, 게이트의일측에배치되는소오스또는드레인, 게이트와소오스또는드레인을덮는층간절연막, 층간절연막을관통하여소오스또는드레인과연결되고, 제1 콘택영역과제1 콘택영역의하부에위치하는제2 콘택영역을포함하는소오스또는드레인콘택및 제1 콘택영역과층간절연막사이에형성되는스페이서막을포함하되, 제1 콘택영역의제1 방향폭과제2 콘택영역의제1 방향폭은, 제1 콘택영역과제2 콘택영역의경계에서서로다르다.

    Abstract translation: 本发明的目的是提供一种半导体器件,其能够在形成源极或漏极接触时通过使用间隔膜来防止栅极和源极或漏极接触之间的短路,并且能够确保 源或漏极通过使用离子注入工艺的高选择性蚀刻及其制造方法。 半导体器件包括:有源鳍片,其形成为沿第一方向延伸; 形成在活动翅片上并沿与第一方向交叉的第二方向延伸的门; 源极或漏极,形成在有源鳍片上并设置在栅极的一侧; 覆盖栅极和源极或漏极的层间绝缘膜; 穿透层间绝缘膜的源极或漏极接触件连接到源极或漏极,并且包括设置在第一接触区域下方的第一接触区域和第二接触区域; 以及形成在第一接触区域和层间绝缘膜之间的间隔膜。 第一方向上的第一接触区域的宽度和第一方向上的第二接触区域的宽度在第一接触区域和第二接触区域之间的边界上彼此不同。

    듀얼 금속 실리사이드층을 갖는 반도체 장치의 제조 방법
    8.
    发明公开
    듀얼 금속 실리사이드층을 갖는 반도체 장치의 제조 방법 审中-实审
    具有双金属硅化物层的半导体器件及其制造方法

    公开(公告)号:KR1020140108960A

    公开(公告)日:2014-09-15

    申请号:KR1020130022931

    申请日:2013-03-04

    Abstract: Provided is a semiconductor device having a dual metal silicide layer. The semiconductor having the dual metal silicide layer includes a first epitaxial layer which is provided on both sides of a first metal gate electrode on a substrate; a second epitaxial layer which is provided on both sides of a second metal gate electrode on the substrate and includes a different element from that of the first epitaxial layers; a first metal silicide layer on the first epitaxial layer; a second silicide layer which is formed on the second epitaxial layer and includes different metal from that of the first metal silicide layer; an interlayer insulating film on the first and second metal silicide layers and first and second gate electrodes; and a contact plug which passes through the interlayer insulating film and is disposed within first and second contact plugs exposing the first metal silicide layer and the second metal silicide layer, respectively.

    Abstract translation: 提供了具有双金属硅化物层的半导体器件。 具有双金属硅化物层的半导体包括:第一外延层,其设置在基板上的第一金属栅电极的两侧; 第二外延层,其设置在所述基板上的第二金属栅电极的两侧,并且包括与所述第一外延层不同的元件; 第一外延层上的第一金属硅化物层; 第二硅化物层,其形成在所述第二外延层上并且包括与所述第一金属硅化物层的金属不同的金属; 在第一和第二金属硅化物层和第一和第二栅电极上的层间绝缘膜; 以及穿过层间绝缘膜并且分别设置在暴露第一金属硅化物层和第二金属硅化物层的第一和第二接触插塞内的接触插塞。

    반도체 소자 및 이를 제조하는 방법
    9.
    发明公开
    반도체 소자 및 이를 제조하는 방법 无效
    半导体器件及其制造方法

    公开(公告)号:KR1020130065226A

    公开(公告)日:2013-06-19

    申请号:KR1020110131994

    申请日:2011-12-09

    Abstract: PURPOSE: A semiconductor device and a manufacturing method thereof are provided to improve electrical reliability by increasing an effective channel length of a gate by an active pattern which is more protruded than a device isolation pattern. CONSTITUTION: A substrate includes a first area receiving a low voltage and a second area receiving a high voltage. A gate insulating pattern and a sacrificial pattern have vertically stacked structures on the first and second areas. Interlayer insulating patterns(30) are formed between the structures. The sacrificial patterns of the first and second areas are removed. A gate insulating pattern(42) of the first area is removed. A gate insulating film is formed on a gate insulating pattern(46) of the second area, the substrate of the first area, and the interlayer insulating patterns. A conductive film is formed on the gate insulating film. [Reference numerals] (AA) First area; (BB) Second area

    Abstract translation: 目的:提供半导体器件及其制造方法,以通过比器件隔离图案更突出的有源图案增加栅极的有效沟道长度来提高电可靠性。 构成:衬底包括接收低电压的第一区域和接收高电压的第二区域。 栅极绝缘图案和牺牲图案在第一和第二区域上具有垂直堆叠的结构。 在结构之间形成层间绝缘图案(30)。 去除第一和第二区域的牺牲图案。 去除第一区域的栅极绝缘图案(42)。 在第二区域的栅极绝缘图案(46),第一区域的基板和层间绝缘图案上形成栅极绝缘膜。 在栅极绝缘膜上形成导电膜。 (附图标记)(AA)第一区域; (BB)第二区

    반도체 소자 제조 방법
    10.
    发明公开
    반도체 소자 제조 방법 审中-实审
    制造半导体器件的方法

    公开(公告)号:KR1020130049539A

    公开(公告)日:2013-05-14

    申请号:KR1020110114630

    申请日:2011-11-04

    Abstract: PURPOSE: A method for fabricating a semiconductor device is provided to form a space for forming a semiconductor pattern at both sidewalls of an element isolation region. CONSTITUTION: A substrate(100) including a first area and a second area is provided. The first area includes a gate pattern(120). The second area includes a first trench and an insulating layer(110) for filling the first trench(110T). A part of the insulating layer is etched to expose a part of the sidewall of the first trench. A first spacer(130B) is formed in the sidewall of the gate pattern. A second spacer(130A) is formed in the exposed sidewall of the first trench. The first spacer and the second spacer are formed at the same time.

    Abstract translation: 目的:提供一种用于制造半导体器件的方法,以在元件隔离区的两个侧壁处形成用于形成半导体图案的空间。 构成:提供包括第一区域和第二区域的基板(100)。 第一区域包括栅极图案(120)。 第二区域包括用于填充第一沟槽(110T)的第一沟槽和绝缘层(110)。 蚀刻绝缘层的一部分以暴露第一沟槽的侧壁的一部分。 第一间隔物(130B)形成在栅极图案的侧壁中。 在第一沟槽的暴露的侧壁中形成第二间隔物(130A)。 第一间隔物和第二间隔物同时形成。

Patent Agency Ranking