아날로그 신호를 디지털 신호로 변환하는 장치 및 방법
    11.
    发明公开
    아날로그 신호를 디지털 신호로 변환하는 장치 및 방법 失效
    一种用于将模拟信号转换为数字信号的方法和装置

    公开(公告)号:KR1020090034669A

    公开(公告)日:2009-04-08

    申请号:KR1020070100042

    申请日:2007-10-04

    Abstract: An apparatus and a method for converting an analog signal into a digital signal are provided to reduce the number of preamplifiers and comparators by decreasing a comparison range through the preprocessing. A preprocessor(210) controls a comparison range of a comparator by using a switch. A first comparison unit(230) compares an input voltage and a reference voltage based on the controlled comparison range. An encoding unit(260) encodes a digital code outputted from the first comparison unit. The preprocessor includes a comparator, a flip-flop and a sample holder. The comparator compares the differential input signal. The flip-flop maintains the output of the comparator to the fixed value according to the clock signal. The sample holder outputs the differential input signal having the fixed value.

    Abstract translation: 提供了一种将模拟信号转换为数字信号的装置和方法,通过减少预处理的比较范围来减少前置放大器和比较器的数量。 预处理器(210)通过使用开关来控制比较器的比较范围。 第一比较单元(230)基于受控比较范围来比较输入电压和参考电压。 编码单元(260)对从第一比较单元输出的数字码进行编码。 预处理器包括比较器,触发器和样本保持器。 比较器比较差分输入信号。 触发器根据时钟信号将比较器的输出维持在固定值。 样品架输出具有固定值的差分输入信号。

    아날로그/디지털 변환회로의 출력레벨 변환 장치
    12.
    发明公开
    아날로그/디지털 변환회로의 출력레벨 변환 장치 无效
    模拟/数字转换电路的输出电平转换装置

    公开(公告)号:KR1020020029460A

    公开(公告)日:2002-04-19

    申请号:KR1020000060194

    申请日:2000-10-13

    CPC classification number: H03M1/18 H03M1/129 H03M2201/196 H03M2201/419

    Abstract: PURPOSE: An output level conversion apparatus of an analog/digital conversion circuit is provided, which selects an input analog signal of an A/D conversion unit using a switching device. CONSTITUTION: A decoder(20) decodes a control signal transmitted from a central processing unit(10), and an inverter(30) inverts a signal decoded in the decoder and outputs it. A light emitting diode(LED)(41) is turned on with a signal being output from the inverter. A switching device(40) is combined to a light detection transistor(42) detecting a light emitted from the LED. Thus, the DC level conversion circuit converts a level of the control signal from the central processing unit for it to be used as an input analog selection signal of the A/D conversion unit.

    Abstract translation: 目的:提供一种模拟/数字转换电路的输出电平转换装置,其使用切换装置选择A / D转换单元的输入模拟信号。 构成:解码器(20)对从中央处理单元(10)发送的控制信号进行解码,并且逆变器(30)将解码器中解码的信号反相并输出。 发光二极管(LED)(41)由反相器输出的信号导通。 开关装置(40)被组合到检测从LED发射的光的光检测晶体管(42)。 因此,DC电平转换电路将来自中央处理单元的控制信号的电平转换为用作A / D转换单元的输入模拟选择信号。

    로그함수를 구현하는 파이프라인 구조 아날로그 디지털변환기
    13.
    发明公开
    로그함수를 구현하는 파이프라인 구조 아날로그 디지털변환기 无效
    对数转换器的逻辑管线模拟

    公开(公告)号:KR1020060109397A

    公开(公告)日:2006-10-20

    申请号:KR1020060094476

    申请日:2006-09-28

    Applicant: 이종우

    Inventor: 이종우

    Abstract: A pipeline analog to digital converter to implement a logarithmic function is provided to introduce a pipeline structure for performing a conversion by a relatively fixed reference voltage without influence of a device characteristic or an environment. A method for implementing a pipeline analog to digital converter to implement a logarithmic function includes the steps of: implementing an analog digital converter by using a basic mathematical relation of the logarithmic function; calculating an amplification ratio of a differential amplifier and a reference voltage formula; constituting a circuit by only a scalar product without using a product function circuit; constructing a dependent circuit of 1.5 bit structure; calculating final 8 bit data by calculating the generated 1.5 bit digital signal; dividing into two stages to correct the large amplification ratio at the first stage; and correcting errors by measuring a polarity determined through the comparator before a sample/hold circuit again.

    Abstract translation: 提供了一种用于实现对数函数的管线模数转换器,用于引入用于通过相对固定的参考电压执行转换的流水线结构,而不受设备特性或环境的影响。 一种用于实现流水线模数转换器以实现对数函数的方法包括以下步骤:通过使用对数函数的基本数学关系实现模拟数字转换器; 计算差分放大器的放大比和参考电压公式; 仅使用标量产品构成电路,而不使用产品功能电路; 构建1.5比特结构的依赖电路; 通过计算生成的1.5位数字信号计算最终的8位数据; 分为两个阶段,以纠正第一阶段的大放大率; 并且通过在再次采样/保持电路之前测量通过比较器确定的极性来校正误差。

    디지털-아날로그 변환기 및 상기 디지털-아날로그 변환기를구비하는 통신장치
    14.
    实用新型
    디지털-아날로그 변환기 및 상기 디지털-아날로그 변환기를구비하는 통신장치 失效
    数模转换器和具有相同功能的通信设备

    公开(公告)号:KR200415365Y1

    公开(公告)日:2006-05-02

    申请号:KR2020060004924

    申请日:2006-02-22

    Inventor: 권성원

    Abstract: 디지털-아날로그 변환기가 개시된다. 다수의 디지털 제어신호들에 응답하여 아날로그 전압들을 발생시키기 위한 디지털-아날로그 변환기는 아날로그 전압들을 출력하기 위한 제1단자, 및 제2단자 사이에 직렬로 접속된 다수의 제1저항들, 각각이 상기 직렬로 접속된 다수의 제1저항들 중에서 대응되는 두 개의 저항들 사이에 형성된 다수의 노드들, 및 다수의 제2저항들을 구비하며, 상기 다수의 제2저항들 각각의 제1단은 상기 제1단자, 상기 다수의 노드들 중에서 대응되는 노드, 및 상기 제2단자에 접속되고, 상기 다수의 제2저항들 각각의 제2단은 대응되는 디지털 제어신호를 수신한다. 본 고안에 따른 디지털-아날로그 변환기는 다수의 저항들로만 구성되므로, 다수의 반도체 소자들을 구비하는 종래의 디지털-아날로그 변환기에 비해 통신회선의 주파수 특성 변화에 신속하게 반응하고, 저전력 소모 및 통신장치의 소형화가 가능하며, 불량률도 낮다.
    DAC, 디지털-아날로그 변환기, 모뎀, 통신장치

    차동 비선형 오류 보정용 아날로그 디지털 컨버터
    15.
    发明公开
    차동 비선형 오류 보정용 아날로그 디지털 컨버터 有权
    模拟数字转换器进行差分非线性误差校正

    公开(公告)号:KR1020060028971A

    公开(公告)日:2006-04-04

    申请号:KR1020040077910

    申请日:2004-09-30

    Inventor: 김미경

    Abstract: 본 발명은 차동 비선형 오류 보정용 아날로그 디지털 컨버터에 관한 것으로서, 보다 상세하게는 기준전압 발생부에 저항보정회로를 구비하여 저항 미스매치에 의한 차동 비선형(differential non-linearity; DNL) 오류를 보정하여 아날로그 디지털 컨버터의 오류를 방지하는 기술이다.
    이를 위해, 본 발명은 아날로그 입력신호와 기준전압신호를 비교하는 비교부와, 상기 비교부의 출력을 순차적으로 저장하는 레지스터와, 상기 레지스터에 저장된 디지털 코드값이 정상인지 여부를 판단하고 그 결과에 따라 저항값을 보정하여 상기 기준전압신호를 출력하는 기준전압 발생부를 포함하여 구성함을 특징으로 한다.

    광대역 위성통신용 제로-아이.에프(IF) 변복조 장치
    16.
    发明公开
    광대역 위성통신용 제로-아이.에프(IF) 변복조 장치 有权
    用于卫星通信系统的宽带ZERO-IF MODEM

    公开(公告)号:KR1020150072673A

    公开(公告)日:2015-06-30

    申请号:KR1020130160079

    申请日:2013-12-20

    Inventor: 박홍준 김종호

    CPC classification number: H04J1/04 H03M2201/196 H04J1/06

    Abstract: 광대역위성통신에적합한변복조장치를제공한다. 이를위해본 발명은, 변조부와복조부를포함하는변복조장치에서상기복조기로신호를전달하는제2 디지털 VGA부와상기변조부사이에서 I, Q 신호의디씨옵셋(DC offset) 전압미스매치(mismatch)를보정하는 16비트디지털아날로그변환부(DAC)를포함하는광대역위성통신용변복조장치를제공한다. 본발명에따르면, 장치의전체구성이간단하고가격경쟁력을갖는광대역위성통신용변복조장치를구현할수 있다.

    Abstract translation: 本发明提供适用于宽带卫星通信的调制解调器装置。 根据本发明,调制解调器装置包括调制器和解调器。 调制解调器装置还包括一个16位数模转换器单元,用于校正在发送到解调器的信号的第二数字VGA单元和调制器之间传输的I和Q信号的DC偏移电压失配。 本发明总体上采用简单的配置,并且以低成本实现。

    Monitoring circuit including adc with high resolution
    17.
    发明公开
    Monitoring circuit including adc with high resolution 审中-公开
    监控电路,包括高分辨率ADC

    公开(公告)号:KR20120005899A

    公开(公告)日:2012-01-17

    申请号:KR20100066592

    申请日:2010-07-09

    Abstract: PURPOSE: A monitoring circuit is provided to support high definition by revising an analog signal or a digital value according to amplitude or offset. CONSTITUTION: A sensor(100) senses the operation parameter of an optoelectronic device to an analog signal. An ADC(analog to digital converter) module(200) changes an analog signal into a digital value. A memory(300) stores a critical value of the operation parameter of the optoelectronic device. A comparator(400) generates a flag according to a comparison result of the critical value. The ADC module revises the analog signal or the digital value according to offset or amplitude of the analog signal. An ADC controller determines a shift coefficient of the digital value and a variable coefficient of the analog signal according to the analog signal.

    Abstract translation: 目的:提供监控电路,通过根据幅度或偏移量修改模拟信号或数字值来支持高清晰度。 构成:传感器(100)将光电器件的操作参数检测为模拟信号。 ADC(模数转换器)模块(200)将模拟信号改变为数字值。 存储器(300)存储光电子器件的操作参数的临界值。 比较器(400)根据临界值的比较结果生成标志。 ADC模块根据模拟信号的偏移或幅度修改模拟信号或数字值。 ADC控制器根据模拟信号确定数字值的移位系数和模拟信号的可变系数。

    고속 신호 처리 장치 및 방법
    18.
    发明授权
    고속 신호 처리 장치 및 방법 有权
    装置和处理高速信号的方法

    公开(公告)号:KR101014771B1

    公开(公告)日:2011-02-14

    申请号:KR1020100016588

    申请日:2010-02-24

    Inventor: 신규식 이왕용

    Abstract: PURPOSE: An apparatus and a method for processing a high speed signal are provided to efficiency process high speed signal by changing processing speed according to the outside and inside of a programmable logic device. CONSTITUTION: A high speed signal processing apparatus generates sampling data by sampling an analog signal(710) The high speed signal processing apparatus processes sampling data in order to make the transfer rate of sampling data less than a first-transfer rate. The high speed signal processing apparatus processes sampling data in order to enhance the transfer rate of sampling data over a second transfer rate(720) The high speed signal processing apparatus changes the outputted sampling data into an analog signal(730).

    Abstract translation: 目的:提供一种用于处理高速信号的装置和方法,以通过根据可编程逻辑器件的外部和内部改变处理速度来高效处理高速信号。 构成:高速信号处理装置通过对模拟信号进行采样来生成采样数据(710)高速信号处理装置处理采样数据,以使采样数据的传送速率小于第一传送速率。 高速信号处理装置处理采样数据,以提高采样数据在第二传送速率上的传送速率(720)。高速信号处理装置将输出的采样数据改变为模拟信号(730)。

    연속시간 델타-시그마 변조기
    19.
    发明公开
    연속시간 델타-시그마 변조기 无效
    连续时间三角形调制器

    公开(公告)号:KR1020090109454A

    公开(公告)日:2009-10-20

    申请号:KR1020080056405

    申请日:2008-06-16

    Inventor: 류승탁 조상현

    CPC classification number: H03M3/32 G06G7/186 H03M3/39 H03M3/458 H03M2201/196

    Abstract: PURPOSE: A continuous-time delta-sigma modulator is provided to reduce the power consumption by designing the band width and slew rate of OP-Amp lower than previous design. CONSTITUTION: A continuous-time delta-sigma modulator comprises an active integrator(100), an analog to digital converter(200), a digital analog converter(300), and a variable resistor(400). The active integrator includes a first, and second input terminal. The first input terminal is inputted the sum of the input signal and analog feedback signal. The analog to digital converter converts the output of an integrator to the digital signal. The digital analog converter converts the digital signal transformed from the analog to digital converter to the analog feedback signal. The variable resistor is connected between an integrator and digital analog converter. The variable resistor changes the amount of delivered current of the digital analog converter by controlling the resistance value according to the time.

    Abstract translation: 目的:提供连续时间Δ-Σ调制器,通过设计低于先前设计的OP-Amp的带宽和转换速率来降低功耗。 构成:连续时间Δ-Σ调制器包括有源积分器(100),模数转换器(200),数字模拟转换器(300)和可变电阻器(400)。 有源积分器包括第一和第二输入端。 第一输入端输入输入信号和模拟反馈信号的和。 模数转换器将积分器的输出转换为数字信号。 数字模拟转换器将从模拟转换为数字转换器的数字信号转换为模拟反馈信号。 可变电阻连接在积分器和数字模拟转换器之间。 可变电阻通过根据时间控制电阻值来改变数字模拟转换器的输出电流量。

    아날로그 신호를 디지털 신호로 변환하는 장치 및 방법
    20.
    发明公开
    아날로그 신호를 디지털 신호로 변환하는 장치 및 방법 失效
    一种用于将模拟信号转换为数字信号的方法和装置

    公开(公告)号:KR1020090034663A

    公开(公告)日:2009-04-08

    申请号:KR1020070100028

    申请日:2007-10-04

    Abstract: A method and an apparatus for converting an analog signal into a digital signal are provided to reduce the number of preamplifiers and comparators by reducing a comparison range by the resistance heat switching. A switching control unit(220) controls a switch according to an input voltage. A first comparator(230) controls a comparison range according to an output value of the switching control unit. An encoding unit(260) encodes a digital code outputted from the first comparator.

    Abstract translation: 提供一种用于将模拟信号转换为数字信号的方法和装置,通过减小电阻热切换的比较范围来减少前置放大器和比较器的数量。 切换控制单元(220)根据输入电压来控制开关。 第一比较器(230)根据切换控制单元的输出值控制比较范围。 编码单元(260)对从第一比较器输出的数字码进行编码。

Patent Agency Ranking