RESSOURCENLASTAUSGLEICH BASIEREND AUF GEBRAUCHS- UND LEISTUNGSGRENZEN

    公开(公告)号:DE112018004431T5

    公开(公告)日:2020-05-20

    申请号:DE112018004431

    申请日:2018-09-27

    Applicant: INTEL CORP

    Abstract: Verfahren und Apparate bezüglich Techniken für Ressourcenlastausgleich basierend auf Verwendung und/oder Leistungsgrenzen sind beschrieben. In einer Ausführungsform löst eine Ressourcenlastausgleichslogik den Betrieb einer ersten Ressource eines Prozessors bei einer ersten Frequenz aus und eine zweite Ressource des Prozessors bei einer zweiten Frequenz aus. Der Speicher speichert mehrere Frequenzwerte. Die Ressourcenlastausgleichslogik wählt auch die erste Frequenz und die zweite Frequenz basierend auf den gespeicherten mehreren Frequenzwerten. Der Betrieb der ersten Ressource bei der ersten Frequenz und der zweiten Ressource bei der zweiten Frequenz wiederum veranlasst den Prozessor, unter einem Leistungsbudget zu laufen. Die Ressourcenlastausgleichslogik löst eine Änderung der ersten Frequenz und der zweiten Frequenz in Reaktion auf eine Feststellung aus, dass sich der Betrieb des Prozessors von dem Leistungsbudget unterscheidet. Andere Ausführungsformen werden ebenfalls offenbart und beansprucht.

    MINIMUM-MAXIMUM FILTERING OF GRAPHICAL TEXTURE DATA

    公开(公告)号:MY187240A

    公开(公告)日:2021-09-13

    申请号:MYPI2014703031

    申请日:2014-10-14

    Applicant: INTEL CORP

    Abstract: Texture filter logic suitable for determining a minimum or maximum texel value from a plurality of texel values associated with a filter footprint of arbitrary shape and size. In embodiments, logic circuitry includes a plurality of min/max comparison block stages (1305, 1306, 1307, 1308, 1315, 1316, 1317, 1318, 1321, 1322, 1331, 1332, 1381) is configured to perform comparisons and determine a min/max value of predetermined number of texel groups. In embodiments, the logic circuitry further includes a number of min/max collectors (1360, 1365, 1370, 1375) to accommodate filter footprints having more texel groups than the predetermined number accommodated by the min/max comparison block stages. Iterative comparisons may be performed until all texel groups in the given footprint have been compared. In further embodiments, the logic circuitry outputs four min/max texel values, which may then be further processed with a final comparison stages to arrive at one min/max value for a footprint.

    MIPMAP-KOMPRIMIERUNG
    7.
    发明专利

    公开(公告)号:DE102015002364A1

    公开(公告)日:2015-10-01

    申请号:DE102015002364

    申请日:2015-02-25

    Applicant: INTEL CORP

    Abstract: Es sind ein System und Verfahren in diesem Text beschrieben. Das Verfahren umfasst das Abrufen eines Teils eines ersten Level of Detail (LOD) und eines Delta. Ein Teil eines zweiten LOD wird unter Verwendung des Teils des ersten LOD vorhergesagt. Das zweite LOD wird unter Verwendung des vorhergesagten Teils des zweiten LOD und des Delta rekonstruiert.

Patent Agency Ranking