-
公开(公告)号:CN102625573A
公开(公告)日:2012-08-01
申请号:CN201210077403.7
申请日:2004-08-13
Applicant: 英特尔公司
CPC classification number: H05K3/10 , H05K1/0216 , H05K1/0245 , H05K1/0248 , H05K1/0366 , H05K3/0052 , H05K2201/0187 , H05K2201/029 , H05K2201/09236 , H05K2201/09972 , H05K2203/1554 , Y10T29/49117 , Y10T29/49124 , Y10T29/49126 , Y10T29/49128 , Y10T29/49155 , Y10T29/49798 , Y10T428/24058 , Y10T428/24917 , Y10T428/249935 , Y10T428/24994 , Y10T428/249943 , Y10T428/249946 , Y10T442/2926 , Y10T442/2992 , Y10T442/3065
Abstract: 描述了一种电路板,其中玻纤纤维图案已被改进,所述图案与在常规FR4电路板中发现的图案不同。在一个实施方案中,多组玻纤纤维以锯齿形或鱼脊形的方式被设置。在一种使用中,当一对导体被设置到板上或设置在板中时,围绕第一导体的材料倾向于与围绕第二导体的材料相类似。这样做可以降低在所述导体间的差模-共模转换。
-
公开(公告)号:CN102625572A
公开(公告)日:2012-08-01
申请号:CN201210077318.0
申请日:2004-08-13
Applicant: 英特尔公司
CPC classification number: H05K3/10 , H05K1/0216 , H05K1/0245 , H05K1/0248 , H05K1/0366 , H05K3/0052 , H05K2201/0187 , H05K2201/029 , H05K2201/09236 , H05K2201/09972 , H05K2203/1554 , Y10T29/49117 , Y10T29/49124 , Y10T29/49126 , Y10T29/49128 , Y10T29/49155 , Y10T29/49798 , Y10T428/24058 , Y10T428/24917 , Y10T428/249935 , Y10T428/24994 , Y10T428/249943 , Y10T428/249946 , Y10T442/2926 , Y10T442/2992 , Y10T442/3065
Abstract: 描述了一种电路板,其中玻纤纤维图案已被改进,所述图案与在常规FR4电路板中发现的图案不同。在一个实施方案中,多组玻纤纤维以锯齿形或鱼脊形的方式被设置。在一种使用中,当一对导体被设置到板上或设置在板中时,围绕第一导体的材料倾向于与围绕第二导体的材料相类似。这样做可以降低在所述导体间的差模-共模转换。
-
公开(公告)号:CN101410344B
公开(公告)日:2012-07-25
申请号:CN200780011292.7
申请日:2007-03-14
CPC classification number: H05K1/162 , C04B35/4682 , C04B35/49 , C04B2235/3203 , C04B2235/3206 , C04B2235/3208 , C04B2235/3213 , C04B2235/3215 , C04B2235/3236 , C04B2235/3251 , C04B2235/3262 , C04B2235/3281 , C04B2235/3282 , C04B2235/3284 , C04B2235/3298 , C04B2235/656 , C04B2235/77 , H01G4/1227 , H01G4/30 , H01L2224/16227 , H01L2224/16235 , H01L2224/16268 , H05K1/0306 , H05K3/4688 , H05K2201/0187
Abstract: 本发明提供一种介电瓷组合物。本发明的介电瓷组合物的特征在于,具有的组成中含有100重量份的钛酸钡系介电体,以及作为副成分含有合计为4~10重量份的从由CuO、ZnO和MgO构成的组中选出的至少一种与Bi2O3。
-
公开(公告)号:CN102595781A
公开(公告)日:2012-07-18
申请号:CN201210077395.6
申请日:2004-08-13
Applicant: 英特尔公司
CPC classification number: H05K3/10 , H05K1/0216 , H05K1/0245 , H05K1/0248 , H05K1/0366 , H05K3/0052 , H05K2201/0187 , H05K2201/029 , H05K2201/09236 , H05K2201/09972 , H05K2203/1554 , Y10T29/49117 , Y10T29/49124 , Y10T29/49126 , Y10T29/49128 , Y10T29/49155 , Y10T29/49798 , Y10T428/24058 , Y10T428/24917 , Y10T428/249935 , Y10T428/24994 , Y10T428/249943 , Y10T428/249946 , Y10T442/2926 , Y10T442/2992 , Y10T442/3065
Abstract: 描述了一种电路板,其中玻纤纤维图案已被改进,所述图案与在常规FR4电路板中发现的图案不同。在一个实施方案中,多组玻纤纤维以锯齿形或鱼脊形的方式被设置。在一种使用中,当一对导体被设置到板上或设置在板中时,围绕第一导体的材料倾向于与围绕第二导体的材料相类似。这样做可以降低在所述导体间的差模-共模转换。
-
公开(公告)号:CN102438401A
公开(公告)日:2012-05-02
申请号:CN201110258372.0
申请日:2004-12-06
Applicant: 揖斐电株式会社
IPC: H05K1/16
CPC classification number: H05K1/162 , H05K1/0231 , H05K1/0271 , H05K1/113 , H05K3/4602 , H05K2201/0133 , H05K2201/0175 , H05K2201/0179 , H05K2201/0187 , H05K2201/09509 , H05K2201/09518 , H05K2201/09563 , H05K2201/096 , H05K2201/09718 , H05K2201/09763 , H05K2201/10522 , H05K2201/10734
Abstract: 一种多层印制线路板,具有通过使隔着绝缘层层叠多层的布线图形之间利用导通孔进行电连接来构成的积层部;安装部,表面安装有与布线图形电连接的半导体元件;以及层状电容器部,在安装部和积层部之间具有陶瓷制的高电介质层以及夹住该高电介质层的第1和第2层状电极,第1和第2层状电极的一方与半导体元件的电源线连接,另一方与接地线连接,与第1层状电极连接的导通孔贯通第1层状电极,二者通过前述导通孔的侧壁和第1层状电极的侧壁进行连接,安装部具有与半导体元件的电极连接的多个焊盘,电连接在与第1/2层状电极同电位的焊盘上并以非接触状态通过第2/1层状电极的棒状端子的数量比与第1/2层状电极同电位的焊盘的数量少。
-
公开(公告)号:CN101836518B
公开(公告)日:2012-05-02
申请号:CN200880109134.X
申请日:2008-07-31
CPC classification number: H05K1/162 , B32B18/00 , C04B35/46 , C04B35/462 , C04B35/468 , C04B35/4682 , C04B35/62675 , C04B2235/3215 , C04B2235/3281 , C04B2235/3284 , C04B2235/3298 , C04B2235/365 , C04B2235/6025 , C04B2235/656 , C04B2235/96 , C04B2237/341 , C04B2237/346 , H01B3/12 , H01L23/49822 , H01L2224/16 , H01L2924/01012 , H01L2924/0102 , H01L2924/01046 , H01L2924/01078 , H01L2924/09701 , H05K1/0306 , H05K1/165 , H05K3/4611 , H05K3/4629 , H05K3/4688 , H05K2201/0187 , H05K2201/10674 , Y10T428/24926
Abstract: 本发明提供一种陶瓷多层基板,其通过将由低介电常数的绝缘体组成的低介电常数层和由高介电常数的电介质组成的高介电常数层进行共烧结而得到。低介电常数层包括具有xBaO-yTiO2-zZnO(x,y,z分别表示摩尔比,x+y+z=1,0.09≤x≤0.20,0.49≤y≤0.61,0.19≤z≤0.42)组成的低介电常数陶瓷成分,和相对于100重量份的该低介电常数陶瓷成分添加量为1.0重量份以上、5.0重量份以下的含氧化硼的玻璃成分。高介电常数层是由添加有CuO和Bi2O3的钛酸钡系电介质组成。
-
公开(公告)号:CN1826037B
公开(公告)日:2012-01-11
申请号:CN200510107519.0
申请日:2005-09-26
Applicant: 三星电机株式会社
CPC classification number: H05K3/4691 , C23C26/00 , C23C28/00 , C23C28/023 , H05K3/4652 , H05K2201/0187 , H05K2201/0355 , H05K2201/0382 , H05K2201/09109 , H05K2203/063 , Y10T29/49155
Abstract: 在此公开了一种刚柔性PCB及其制造方法。由于在刚柔性PCB的制造过程中未使用聚酰亚胺敷铜箔叠片,避免由于聚酰亚胺敷铜箔叠片的使用导致的成本增加和不同材料之间的界面处差的粘结可靠性。
-
公开(公告)号:CN101295580B
公开(公告)日:2011-07-20
申请号:CN200810003421.4
申请日:2008-01-11
Applicant: 财团法人工业技术研究院
CPC classification number: H01G4/06 , H01G4/12 , H01G4/1227 , H01G4/14 , H01G4/20 , H01G4/206 , H05K1/162 , H05K3/4611 , H05K2201/0187 , H05K2201/0195 , H05K2201/09672 , H05K2201/2036 , Y10T29/417
Abstract: 本发明提供一种电容器元件及其制造方法。该电容器元件可包括至少一电容性器件。该至少一电容性器件可包含:一对彼此对置的第一导电层;至少一第一介电层,其可形成于该第一导电层中的至少一者的一表面上;以及一第二介电层,其可夹于该第一导电层之间。该第一介电层可具有一第一介电常数,且该第二介电层可具有一第二介电常数。该电容器元件的该电容可视该第一介电层以及该第二介电层的介电参数而定。该介电参数可包含该至少一第一介电层的该第一介电常数及厚度,以及该第二介电层的该第二介电常数及厚度。本发明有效规避了两金属间透过薄介电层而发生短路的危险,或在该介电层中形成可能影响电容效应及特性的细微气泡或其它结构上的缺陷的危险。
-
公开(公告)号:CN101147434B
公开(公告)日:2011-07-06
申请号:CN200680009401.7
申请日:2006-03-31
Applicant: 英特尔公司
CPC classification number: H05K1/162 , H01G4/1209 , H01G4/20 , H01G4/33 , H01L2224/16225 , H05K1/0306 , H05K1/097 , H05K3/4629 , H05K3/4641 , H05K2201/0175 , H05K2201/0187 , H05K2201/0355 , H05K2201/068 , H05K2201/09309 , H05K2201/0969 , H05K2201/10015 , H05K2201/10545 , Y10T29/435
Abstract: 一种方法包括在衬底上沉积包含大量陶瓷材料纳米微粒的胶体的悬浮液;并且热处理该悬浮液以形成薄膜。一种方法包括将多个陶瓷材料纳米微粒沉积在衬底表面的预定位置上;并且热处理该多个纳米微粒以形成薄膜。一种系统包括包含微处理器的计算设备,该微处理器通过衬底耦合至印刷电路板,该衬底包括在衬底上形成的至少一个电容器结构,该电容器结构包括第一电极、第二电极、以及耦合在第一电极和第二电极之间的陶瓷材料,其中该陶瓷材料包括柱状晶粒。
-
公开(公告)号:CN101189717B
公开(公告)日:2011-06-15
申请号:CN200680019714.0
申请日:2006-11-28
Applicant: 日本CMK株式会社 , 株式会社瑞萨东日本半导体
CPC classification number: H01L23/5389 , H01L25/105 , H01L2224/16237 , H01L2224/48091 , H01L2224/48227 , H01L2224/48228 , H01L2224/73204 , H01L2224/73265 , H01L2224/82039 , H01L2924/01004 , H01L2924/01078 , H01L2924/01079 , H01L2924/12044 , H01L2924/3011 , H05K1/023 , H05K1/186 , H05K3/4602 , H05K3/4623 , H05K3/4652 , H05K2201/0187 , H05K2201/10674 , Y10T29/49146 , H01L2924/00014
Abstract: 本发明提供不受封装材料填充不够或填充过多所产生的恶劣影响、与上层的布线基板的密封性好的内装半导体元件的印刷布线板。内装半导体元件的印刷布线板,用绝缘膜覆盖内装的半导体元件的至少下表面、上表面或侧面,同时在该半导体元件的侧方及上方形成绝缘层,内装半导体元件的印刷布线板的制造方法,具有以下工序:在衬底基板上安装半导体元件,并用绝缘膜覆盖该半导体元件的至少下表面、上表面或侧面的工序;在前述半导体元件的侧方配置并层叠半固化状态的绝缘片的工序;以及在前述半导体元件的上方配置并层叠半固化状态的绝缘片的工序。
-
-
-
-
-
-
-
-
-