주파수 보정루프
    51.
    发明授权
    주파수 보정루프 有权
    频率校准环

    公开(公告)号:KR101220173B1

    公开(公告)日:2013-01-11

    申请号:KR1020090023897

    申请日:2009-03-20

    Abstract: 본 발명은, 발진기에서 원하는 출력 주파수를 얻기 위해 입력해주는 비트값인 주파수 채널 워드 명령값(FCW) 및 프로그래머블 분주기의 최소 분주비(n : n은 상수)가 설정된 주파수 보정 루프에 있어서, 입력되는 제어비트에 따라 출력 주파수를 조절하는 발진기(Oscillator)와, 상기 발진기의 출력 주파수를 분주하며, 분주비가 가변되는 프로그래머블 분주기와, 상기 프로그래머블 분주기의 출력신호 및 기준 주파수를 입력받아 상기 기준 주파수의 한주기 동안에 상기 분주기의 출력 신호의 클럭수를 측정하여 출력하는 카운터부, 및 상기 채널 워드 명령값을 상기 최소 분주비로 나눈 값의 정수값인 기준 비교값(p)에서 상기 카운터부에서 출력되는 클럭수를 뺀 값을 상기 발진기의 제어비트로 출력하는 주파수 검출기를 포함하며, 상기 프로그래머블 분주기는 상기 카운터부에서 출력되는 클럭수를 피드백받아 상기 발진기의 출력신호에 대한 분주비를 정하는 것을 특징으로 하는 주파수 보정루프를 제공할 수 있다.
    발진기(oscillator), 분주기(divider), 카운터(counter)

    주파수 합성 장치
    52.
    发明授权
    주파수 합성 장치 有权
    频率合成器装置

    公开(公告)号:KR100723838B1

    公开(公告)日:2007-05-31

    申请号:KR1020050078825

    申请日:2005-08-26

    Abstract: 본 발명은 주파수 합성 장치를 개시한다.
    본 발명에 의하면, 주파수가 분주된 신호와 기준 신호의 주파수의 차이에 따라 가변되는 전압에 따른 주파수를 출력하며, 출력된 주파수를 피드백하여 위상 고정 루프 제어하는 PLL 루프, 주파수 분주된 신호와 기준 신호의 주파수 차이에 대응하는 신호의 전압에 따른 주파수를 출력하며, 출력된 신호를 피드백하여 적응적으로 주파수를 교정하는 AFC 루프 및 출력되는 신호의 주파수를 소정의 비율에 따라 분주한 주파수가 기준 신호의 주파수에 소정의 범위 내에 접근하기 전에는 AFC 루프만 동작하게 하고, 분주한 주파수가 기준 주파수에 소정의 범위 내에 접근하면 AFC 루프의 동작을 중지시키고 PLL 루프만 동작하도록 제어하는 락 검출부를 포함하여, 전하펌프의 출력 DC 전위를 전하펌프의 전류원의 DC 전류의 오차가 최소화된 영역에서 동작하도록 하여 종래에 비해 주파수 순도 특성을 개선하는 효과가 있으며, 또한 PLL 루프의 위상 마진을 확보하기 위해서는 전압제어 발진기의 이득이 일정해야 되는데, 본 발명을 이용하여 전압제어발진기의 이득이 비교적 일정해지는 효과를 제공한다.

    다층 금속 인덕터
    53.
    发明授权
    다층 금속 인덕터 失效
    具有金属层的电感器

    公开(公告)号:KR100613180B1

    公开(公告)日:2006-08-17

    申请号:KR1020010038011

    申请日:2001-06-29

    Abstract: 본 발명은 주파수 대역에서 직렬 저항 손실이 적고, 기판으로의 손실을 저감시키고, 저 잡음 증폭기나 전압제어 발진기나 정합 회로, 대역 통과 회로에 사용함에 있어 높은 충실도로 인해 낮은 잡음 지수나 원하지 않는 신호를 감쇄시키므로, 집적화되지 못한 부품들을 다른 회로들과 같이 집적화할 수 있어 높은 성능을 가지면서 가격의 부담을 낮출 수 있는 다층 금속 인덕터에 관한 것이다.
    본 발명은 반도체 기판 상의 제1 절연층에 형성되고 외부와 전기적으로 연결되는 제 1 금속 배선; 상기 제 1 절연층 상의 제 2 절연층에 형성되고, 상기 제 1 금속 배선과 비아 홀(Via Hole)로 연결되는 제 2 금속 배선; 및 상기 제 2 금속 배선과 동일한 형태를 가지고, 상기 제 2 금속 배선 상에 순차적으로 적층되며, 각각이 비아 홀로 연결되는 하나 이상의 금속 배선; 을 포함하고, 상기 제 2 금속 배선의 폭은 상기 하나 이상의 금속 배선의 폭보다 좁은 것을 특징으로 하는 다층 금속 인덕터를 제공한다.
    인덕터, 금속층, 배선폭, 직렬저항, 고주파 집적회로

    주파수 합성 장치
    54.
    发明公开
    주파수 합성 장치 有权
    频率合成器的装置

    公开(公告)号:KR1020060064505A

    公开(公告)日:2006-06-13

    申请号:KR1020050078825

    申请日:2005-08-26

    CPC classification number: H03L7/089 H03L7/093 H03L2207/06

    Abstract: 본 발명은 주파수 합성 장치를 개시한다.
    본 발명에 의하면, 주파수가 분주된 신호와 기준 신호의 주파수의 차이에 따라 가변되는 전압에 따른 주파수를 출력하며, 출력된 주파수를 피드백하여 위상 고정 루프 제어하는 PLL 루프, 주파수 분주된 신호와 기준 신호의 주파수 차이에 대응하는 신호의 전압에 따른 주파수를 출력하며, 출력된 신호를 피드백하여 적응적으로 주파수를 교정하는 AFC 루프 및 출력되는 신호의 주파수를 소정의 비율에 따라 분주한 주파수가 기준 신호의 주파수에 소정의 범위 내에 접근하기 전에는 AFC 루프만 동작하게 하고, 분주한 주파수가 기준 주파수에 소정의 범위 내에 접근하면 AFC 루프의 동작을 중지시키고 PLL 루프만 동작하도록 제어하는 락 검출부를 포함하여, 전하펌프의 출력 DC 전위를 전하펌프의 전류원의 DC 전류의 오차가 최소화된 영역에서 동작하도록 하여 종래에 비해 주파수 순도 특성을 개선하는 효과가 있으며, 또한 PLL 루프의 위상 마진을 확보하기 위해서는 전압제어 발진기의 이득이 일정해야 되는데, 본 발명을 이용하여 전압제어발진기의 이득이 비교적 일정해지는 효과를 제공한다.

    집적형 인덕터
    55.
    发明授权
    집적형 인덕터 失效
    互联电感器

    公开(公告)号:KR100576542B1

    公开(公告)日:2006-05-03

    申请号:KR1020010047547

    申请日:2001-08-07

    Abstract: 본 발명은 높은 충실도(Quality; Q)를 갖는 집적형 인덕터에 관한 것으로, 본 발명의 집적형 인덕터는 일방향으로 감긴 나선형 제 1 라인과 접점을 통해 상기 제 1 라인에 접속되며 상기 제 1 라인에 인접하여 역방향으로 감긴 나선형 제 2 라인으로 이루어진 하나의 금속배선으로 구성되며, 상기 제 1 라인과 제 2 라인에 서로 다른 반대 방향의 전류가 흐르도록 하여 반대 방향의 자기장이 발생하므로 전체적인 인덕터의 자기장이 상쇄되어 기판으로 영향을 주는 자기장의 성분이 감소한다.
    인덕터, 금속배선, 충실도, 나선형, 자기장

    초고주파 집적회로용 고충실도 다결정 실리콘 캐패시터
    56.
    发明公开
    초고주파 집적회로용 고충실도 다결정 실리콘 캐패시터 失效
    射频IC的高Q聚对多电容结构

    公开(公告)号:KR1020030013195A

    公开(公告)日:2003-02-14

    申请号:KR1020010047553

    申请日:2001-08-07

    Abstract: PURPOSE: A high-Q poly-to-poly capacitor structure for RF ICs is provided to reduce an area of a lower electrode plate to lower parasitic capacitance by using an interdigit structure. CONSTITUTION: A lower electrode plate(23) of a capacitor is formed on a silicon substrate(21). The lower electrode plate(23) is formed with the first polysilicon layer. An upper electrode plate(25) is formed on the lower electrode plate(23). The upper electrode plate(25) is formed with the second polysilicon layer. The upper electrode plate(25) is connected with the first metal layer(28) through a plurality of contacts(27). A contact/the first metal layer/via layer(27/28/29) are sequentially laminated on the lower electrode plate(23). The second metal layer(31) is connected with the via layer(29). The first and the second metal layers(28,31) are connected to each other by using the via layer(29). The lower electrode plate(23) and the upper electrode plate(25) are formed within silicon oxide layers(22,24,26,30). The contact(29) and the first metal layer(28) are formed within the silicon oxide layers(22,24,26,30).

    Abstract translation: 目的:提供用于RF IC的高Q多聚电容器结构,以通过使用叉指结构来减小下电极板的面积以降低寄生电容。 构成:在硅衬底(21)上形成电容器的下电极板(23)。 下电极板(23)形成有第一多晶硅层。 上电极板(25)形成在下电极板(23)上。 上电极板(25)形成有第二多晶硅层。 上电极板(25)通过多个触点(27)与第一金属层(28)连接。 接触/第一金属层/通孔层(27/28/29)依次层压在下电极板(23)上。 第二金属层(31)与通孔层(29)连接。 第一和第二金属层(28,31)通过使用通孔层(29)彼此连接。 下电极板(23)和上电极板(25)形成在氧化硅层(22,24,26,30)内。 接触(29)和第一金属层(28)形成在氧化硅层(22,24,26,30)内。

    클럭 주파수 정밀도 측정장치
    58.
    发明公开
    클럭 주파수 정밀도 측정장치 失效
    时钟频率准确度测量装置

    公开(公告)号:KR1019990050377A

    公开(公告)日:1999-07-05

    申请号:KR1019970069496

    申请日:1997-12-17

    Abstract: 본 발명은 주어진 기준 시간 단위별로, 입력되는 클럭신호의 천이 개수를 측정하여 소정의 개수가 되면 클럭의 주파수를 정상으로 판정하고 소정의 개수가 되지 않으면 클럭의 주파수를 비정상으로 판정하는 클럭 주파수 정밀도 측정장치에 관한 것으로서, 시스템 기준신호, 입력클럭 및 리셋신호를 받아 엣지와 RST_FNT와 EVL_NOW를 출력시키면서 입력클럭의 상향 엣지와 하향 엣지를 모두 사용하여 항상 장치의 정밀도와 안정성을 유지시켜 주는 기준신호 엣지검출기와, 상기 입력클럭을 받아들이고 엣지검출기로부터 엣지를 받아들여 NOCLK를 출력시킴으로써 측정하고자 하는 입력클럭이 존재하지 않는 경우에 이를 검출하여 주는 입력클럭 검출기와, 입력클럭과 리셋신호를 받아들이고 엣지검출기로부터 RST_FNT를 받아들여 입력클럭을 카운트하여 그 값� � 소정의 개수가 되면 ACC5가 '1'이 되게 하며 이로부터 엣지검출기에서 출력되는 EVL_NOW를 수단으로 CKNG를 만들어 주고 상기 입력클럭 검출기로부터 출력되는 NOCLK과 상기 CKNG중 어느 하나라도 '1'이면 오류를 '1'로 출력시키고 그렇지 않으면 오류를 '0'으로 출력시켜주는 클럭 정상유무판정기로 구성되어 있다. 클럭신호와 시스템 기준신호간의 비동기성에 따른 측정오차를 최소화 시키고, 통신 시스템에서 흔히 생길 수 있는 클럭의 부재시에도 오류를 발생시켜 준다.

    선입선출 구조에서의 유효깊이 계산장치
    59.
    发明授权
    선입선출 구조에서의 유효깊이 계산장치 失效
    先进先出结构的有效深度计算装置

    公开(公告)号:KR100162766B1

    公开(公告)日:1999-01-15

    申请号:KR1019950052679

    申请日:1995-12-20

    Inventor: 김성도

    Abstract: 본 발명은 선입선출(FIFO) 구조에서의 유효깊이 계산장치에 관한 것으로, 읽기 위치 정보와 쓰기 위치 정보를 입력하고 주 클럭으로 동기시키는 리타이밍부의 출력을 입력하여 두 포인터의 차이를 계산하는 깊이계산기; 상기 깊이계산기에 연결되고 그 출력을 제어신호에 따라 선택하여 3단 쉬프트 레지스터로 저장하는 레지스터부; 상기 레지스터부와 연결되어 3단의 각 레지스터에 저장된 값의 차이를 계산하고 각 레지스터의 값이 허용된 범위를 벗어나 증감된 경우 이를 검출하여 경보를 출력하는 오류검출기; 및 상기 깊이계산기와 상기 레지스터부의 출력을 입력하여 계산된 깊이가 연속성을 유지하도록 상황에 맞게 보정하고 다시 상기 레지스터부로 출력하는 깊이 보정기로 구성된 것을 특징으로하여, FIFO 구조에서 유효깊이를 계산하는 과정에서 상호 비동기적인 신호를 처리할 때 발생될 수 있는 오류를 방지할 수 있는 효과가 있다.

    프레임 동기 장치(FRAME SYNCHRONIZNG DEVICE)
    60.
    发明公开
    프레임 동기 장치(FRAME SYNCHRONIZNG DEVICE) 失效
    帧同步装置

    公开(公告)号:KR1019960028051A

    公开(公告)日:1996-07-22

    申请号:KR1019940033484

    申请日:1994-12-09

    Inventor: 서정욱 김성도

    Abstract: IUT-T 권고안에 따른 광대역 종합 정보 통신망(Broadband Integrated ServiceDigital Network)의 STM-4C(Synchronous Transport Module-4Concatenation) 구조에서 시분할 다중 신호를 병렬로 처리하는 프레임 동기 장치가 개시된다.
    662Mbps의 고속수신데이타에 대하여 프레임바이트를 프레임바이트를 검출하고 검출된 시간을 기준으로 바이트를 정렬하여 프레임 데이타를 8비트 병렬 데이타로 만들어 보내고 프레임 바이트를 8 분주된 저속 클럭으로 연속적으로 검출하여 프레임동기를 찾는다. 이로써, 소모전력을 줄이 수 있고 하드웨어의 양을 줄일 수 있다.

Patent Agency Ranking