-
公开(公告)号:CN104936374A
公开(公告)日:2015-09-23
申请号:CN201510089080.7
申请日:2015-02-27
Applicant: 易鼎股份有限公司
CPC classification number: H01P1/227 , H03H7/38 , H05K1/0225 , H05K1/0251 , H05K1/116 , H05K1/189 , H05K3/3447 , H05K2201/0715 , H05K2201/093 , H05K2201/09381 , H05K2201/0939 , H05K2201/09718 , H05K2201/10931
Abstract: 本发明提供了一种插接组件高频信号连接垫的抗损耗结构,在一软性电路板中布设有至少一对差模信号线,且在该基板的上表面布设至少一对上焊垫,在该基板的下表面布设至少一对下焊垫。基板的下表面形成有一第一金属层,该第一金属层形成有一抗损耗接地图型结构。该抗损耗接地图型结构具有一镂空区及至少一凸伸部,其中该凸伸部由该第一金属层向该下焊垫的方向凸伸。
-
公开(公告)号:CN104838733A
公开(公告)日:2015-08-12
申请号:CN201380063984.1
申请日:2013-12-12
Applicant: 富加宜(亚洲)私人有限公司
IPC: H05K3/40
CPC classification number: H05K1/116 , H05K1/0222 , H05K1/0251 , H05K2201/09636 , H05K2201/09718 , H05K2203/0207 , H05K2203/0242
Abstract: 依据在此公开的各个实施方式,描述了诸如在印刷电路板(PCB)上的改进的电连接器覆盖区。例如,反焊盘能够具有多种尺寸,并且差分信号迹线对能够限定与彼此隔开的中心线。
-
公开(公告)号:CN104377116A
公开(公告)日:2015-02-25
申请号:CN201410405998.3
申请日:2014-08-18
Applicant: 普因特工程有限公司
IPC: H01L21/02
CPC classification number: H05K3/0052 , H01L33/48 , H01L33/62 , H01L2924/0002 , H05K1/183 , H05K2201/09718 , H05K2201/09827 , H05K2201/09845 , H05K2201/09854 , H05K2201/09863 , H05K2201/10 , H05K2201/10106 , H05K2201/10121 , Y10T29/49155 , H01L2924/00
Abstract: 本发明涉及底部基板及其制造方法,具体地,涉及光学器件芯片安装在其上的底部基板,并且防止在切割过程中产生毛边的所述底部基板包括:相对于底部基板在一个方向上堆叠的多个导电层;至少一个绝缘层,其与所述导电层交替地堆叠并且电气隔离所述导电层;及通孔,在根据芯片基板的预定区域切割所述底部基板期间,该通孔在切割表面和所述绝缘层相交的接触区域处穿透覆盖所述绝缘层的所述底部基板。根据本发明,消除了由于毛边越过绝缘层及类似物而出现的电气短路,这是因为,通过相对于光学器件的切割表面形成了覆盖绝缘层的预定通孔,使得在光学器件从底部基板分离的过程中,即,在锯切或划片过程中,不会产生毛边。
-
公开(公告)号:CN103260340A
公开(公告)日:2013-08-21
申请号:CN201310053000.3
申请日:2013-02-18
Applicant: 富士通株式会社
Inventor: 河合宪一
CPC classification number: H05K1/0298 , H05K1/0228 , H05K1/0245 , H05K1/116 , H05K2201/09236 , H05K2201/09245 , H05K2201/09718
Abstract: 本发明公开了多层布线基板和电子设备。提供了一种包括至少一个信号层和至少一个接地层的多层布线基板。所述多层布线基板包括第一信号通孔,其在大体上垂直于所述多层布线基板的所述层的方向上延伸,所述第一信号通孔导电地连接到设置在所述信号层中的一对差分信号线中的一个并且形成在第一栅格点上;以及第二信号通孔,其在大体上垂直于所述多层布线基板的所述层的方向上延伸,所述第二信号通孔导电地连接到所述一对差分信号线的另一个上并且形成在相对于所述第一信号通孔对角地邻近定位的第二栅格点上。
-
公开(公告)号:CN101917819B
公开(公告)日:2013-04-03
申请号:CN201010244871.X
申请日:2006-06-13
Applicant: 揖斐电株式会社
Inventor: 苅谷隆
CPC classification number: H05K1/11 , H01L23/50 , H01L23/5383 , H01L23/5384 , H01L24/16 , H01L2224/131 , H01L2224/16 , H01L2224/81192 , H01L2224/81815 , H01L2924/0001 , H01L2924/00011 , H01L2924/00014 , H01L2924/01012 , H01L2924/01019 , H01L2924/0102 , H01L2924/01025 , H01L2924/01046 , H01L2924/01057 , H01L2924/01078 , H01L2924/01079 , H01L2924/01084 , H01L2924/12042 , H01L2924/14 , H01L2924/15311 , H01L2924/19041 , H01L2924/19043 , H01L2924/30105 , H01L2924/30107 , H01L2924/3011 , H05K1/113 , H05K1/162 , H05K3/4602 , H05K3/4652 , H05K2201/0175 , H05K2201/0355 , H05K2201/09309 , H05K2201/09509 , H05K2201/09518 , H05K2201/096 , H05K2201/09718 , H05K2201/09763 , H05K2201/10674 , H01L2924/014 , H01L2224/13099 , H01L2924/00 , H01L2224/0401
Abstract: 本发明提供一种印刷线路板。该印刷线路板包括可安装在1个芯片上包括2个处理器核心(81A、81B)的双核处理器(80)的安装部(60)、和对应于各处理器核心(81A、81B)各自独立形成的电源线(12A、12B)、接地线(11A、11B)、第1及第2层状电容器(40A、40B)。因此,即使各处理器核心(81A、81B)的电位瞬间降低,也可以通过与其相对应的层状电容器(40A、40B)的作用抑制电位的瞬间降低,即使一个处理器核心的电压变动,该电压变动也不会影响其余的处理器核心,因此也不会产生误动作。
-
公开(公告)号:CN102811549A
公开(公告)日:2012-12-05
申请号:CN201110148535.X
申请日:2011-06-03
Applicant: 鸿富锦精密工业(深圳)有限公司 , 鸿海精密工业股份有限公司
IPC: H05K1/02
CPC classification number: H05K1/0251 , H05K1/116 , H05K2201/09718
Abstract: 一种电路板,其包括至少一信号传输线、至少四个层面及至少三个绝缘层。相邻两层面之间均设置一绝缘层。电路板上开设至少一圆形的第一过孔。至少四个层面包括第一信号层、第二信号层及设置在第一、第二信号层之间的第一参考层、第二参考层。第一、第二信号层上分别设置与第一过孔同轴的第一焊垫。每条第一信号传输线包括分别设置在第一、第二信号层上且与对应的第一焊垫电连接的第一、第二部分。第一过孔内壁镀有与第一焊垫电连接的金属导体。第一、第二参考层上围绕第一过孔的部分均被挖空,以分别形成与第一过孔同轴的圆形第一通孔。第一通孔的半径比第一过孔大第一预定值d1,1.5密耳≦d1≦4密耳,以有效提高信号传输质量。
-
公开(公告)号:CN101176389B
公开(公告)日:2012-07-25
申请号:CN200680016991.6
申请日:2006-05-15
Applicant: 泰瑞达公司
Inventor: 阿拉什·贝赫齐
IPC: H05K1/02
CPC classification number: H05K1/0251 , H05K1/0219 , H05K1/0222 , H05K1/116 , H05K2201/09718 , H05K2201/09727
Abstract: 在一个实施例中,提供了一种用于印刷电路板的过孔结构,该过孔结构包括:信号过孔和与该信号过孔电连接的细长信号导体带。该细长信号导体带与接地导体相邻,而且从导电焊盘基本上延伸到接地导体。该细长信号导体带包括横向地向外延伸的部分,可以配置该部分,以具有建立过孔结构的阻抗的电容。
-
公开(公告)号:CN101790902B
公开(公告)日:2012-04-04
申请号:CN200780100406.5
申请日:2007-08-31
Applicant: 日本电气株式会社
Inventor: 塔拉斯·库什塔
CPC classification number: H05K1/0251 , H05K1/0219 , H05K1/0222 , H05K1/0245 , H05K1/116 , H05K3/429 , H05K2201/09236 , H05K2201/09454 , H05K2201/09618 , H05K2201/09636 , H05K2201/09718 , H05K2201/09781
Abstract: 一种多层基底,包括由多级过渡连接的平面传输线和信号通孔。多级过渡包括:信号通孔焊盘,其构造成用于信号通孔与平面传输线的全值连接;以及虚拟焊盘,其连接至信号通孔,形成在信号通孔的信号端子与平面传输线之间设置的导体层中的间隙孔的区域中,并且与导体层隔离。
-
公开(公告)号:CN1943286B
公开(公告)日:2012-01-04
申请号:CN200580011159.2
申请日:2005-02-14
Applicant: 莫莱克斯公司
CPC classification number: H05K1/0245 , H01L2223/6627 , H01L2924/0002 , H01L2924/1903 , H05K1/0222 , H05K1/0251 , H05K1/115 , H05K3/429 , H05K2201/044 , H05K2201/09236 , H05K2201/09609 , H05K2201/09636 , H05K2201/09718 , H05K2201/10189 , H01L2924/00
Abstract: 公开了在使用通孔设置或电路迹线引出结构的高速差分信号应用中有用的电路板(200,300,400)设计。在通孔设置中,差分信号对通孔的集合(301,303,401,403)和相关的接地(302)在重复图案中设置得相互邻近。每对的差分信号通孔(301,303,591)与它们的相关接地通孔(302a,593a)的间隔比在邻近的差分信号对相关的接地(302b,593b)之间的间距更近,以使差分信号通孔展现出优选电耦合到它们的相关接地通孔。电路迹线引出结构包括差分信号通孔(401,402,591)的电路迹线(420,550)的引出部分,以跟随迹线接着接合并且连接至导电迹线的传输线部分(552)的路径。
-
公开(公告)号:CN101695216B
公开(公告)日:2012-01-04
申请号:CN200910221707.4
申请日:2005-06-24
Applicant: 揖斐电株式会社
CPC classification number: H01L21/6835 , H01L21/4857 , H01L2221/68345 , H01L2221/68363 , H01L2224/05001 , H01L2224/16 , H01L2224/16235 , H01L2924/0102 , H01L2924/01057 , H01L2924/01078 , H01L2924/01079 , H01L2924/19041 , H01L2924/30105 , H01L2924/3011 , H05K1/162 , H05K3/4602 , H05K2201/0175 , H05K2201/0355 , H05K2201/09309 , H05K2201/09509 , H05K2201/09518 , H05K2201/09718 , H05K2203/0353 , Y10T29/435 , Y10T29/49117 , Y10T29/49124 , Y10T29/49128 , Y10T29/49147 , Y10T29/49155 , Y10T29/49165
Abstract: 本发明提供一种印刷配线板及其制造方法。在本发明的印刷配线板(10)中,上部电极连接部(52)的上部电极连接部第1部(52a)不与电容器部(40)接触地沿上下方向贯穿电容器部(40),上部电极连接部(52)从上部电极连接部第2部(52b)经由设于电容器部(40)的上方的上部电极连接部第3部(52c)与上部电极(42)连接。另外,下部电极连接部(51)以不与电容器部(40)的上部电极(42)接触但与下部电极(41)接触的方式沿上下方向贯穿电容器部(40)。因此,在所堆积的过程中,即使用具有以2张金属箔夹持高介电层的结构以后成为电容器部(40)的高介电电容片覆盖了全表面之后,也能形成上部电极连接部(52)和下部电极连接部(51)。
-
-
-
-
-
-
-
-
-