-
公开(公告)号:KR102235578B1
公开(公告)日:2021-04-02
申请号:KR1020140161943A
申请日:2014-11-19
Applicant: 삼성전자주식회사
IPC: H01L29/78
Abstract: 반도체 장치 및 그 제조 방법이 제공된다. 상기 반도체 장치는, 제1 방향으로 연장되어 형성되는 액티브 핀, 액티브 핀 상에 형성되고, 제1 방향과 교차하는 제2 방향으로 연장되는 게이트, 액티브 핀의 상부에 형성되고, 게이트의 일측에 배치되는 소오스 또는 드레인, 게이트와 소오스 또는 드레인을 덮는 층간 절연막, 층간 절연막을 관통하여 소오스 또는 드레인과 연결되고, 제1 콘택 영역과 제1 콘택 영역의 하부에 위치하는 제2 콘택 영역을 포함하는 소오스 또는 드레인 콘택 및 제1 콘택 영역과 층간 절연막 사이에 형성되는 스페이서막을 포함하되, 제1 콘택 영역의 제1 방향 폭과 제2 콘택 영역의 제1 방향 폭은, 제1 콘택 영역과 제2 콘택 영역의 경계에서 서로 다르다.
-
2.
公开(公告)号:KR1020070113096A
公开(公告)日:2007-11-28
申请号:KR1020070001514
申请日:2007-01-05
Applicant: 삼성전자주식회사 , 부경대학교 산학협력단
IPC: H01L21/302
Abstract: An etching, cleaning and drying method using supercritical fluid is provided to eliminate etch byproducts while preventing a lower electrode from collapsing in a process for fabricating a capacitor constituting a memory cell of a DRAM device. A material is formed(S10). The material layer is etched by using supercritical carbon dioxide in which etching chemical is melted(S11). Etch byproducts generated from a reaction of the material layer and the etch chemical are eliminated by using supercritical carbon dioxide in which cleaning chemical is melted(S12). The process for etching the material layer and the process for removing the etch byproducts can be continuously performed in the same process chamber in a critical point of carbon dioxide or higher.
Abstract translation: 提供了使用超临界流体的蚀刻,清洁和干燥方法以消除蚀刻副产物,同时防止在用于制造构成DRAM器件的存储器单元的电容器的制造工艺中下电极塌缩。 形成材料(S10)。 通过使用其中蚀刻化学品熔化的超临界二氧化碳蚀刻材料层(S11)。 通过使用其中清洗化学品熔化的超临界二氧化碳来消除由材料层和蚀刻化学品的反应产生的蚀刻副产物(S12)。 用于蚀刻材料层的方法和用于除去蚀刻副产物的方法可以在二氧化碳或更高的临界点的相同处理室中连续进行。
-
公开(公告)号:KR100837325B1
公开(公告)日:2008-06-11
申请号:KR1020070001514
申请日:2007-01-05
Applicant: 삼성전자주식회사 , 부경대학교 산학협력단
IPC: H01L21/302
Abstract: 초임계 유체를 이용한 식각, 세정 및 건조 방법들 및 이를 위한 챔버 시스템을 제공한다. 이 방법은 식각 약품이 용해된 초임계 이산화탄소를 사용하여 물질막을 식각하는 단계 및 세정 약품이 용해된 초임계 이산화탄소를 사용하여 식각 부산물을 제거하는 단계를 포함한다.
-
公开(公告)号:KR1020080043748A
公开(公告)日:2008-05-19
申请号:KR1020080031852
申请日:2008-04-04
Applicant: 삼성전자주식회사 , 부경대학교 산학협력단
IPC: H01L21/302
Abstract: A drying method using a supercritical fluid is provided to enhance productivity by using high reactivity of the supercritical fluid. A material layer is formed(S30). The material layer is processed by using water-soluble chemicals(S32). A wet-rinse process is performed(S33). The water-soluble chemicals are removed by using a supercritical fluid including a supercritical CO2 and a surface active agent(S34). A flushing process is performed by using the supercritical CO2(S35). The material layer is a silicon oxide layer. The process using the water-soluble chemicals includes a process for dipping the material layer into a chemical material including deionized water and fluorine melted in the deionized water.
Abstract translation: 提供使用超临界流体的干燥方法,以通过使用超临界流体的高反应性来提高生产率。 形成材料层(S30)。 通过使用水溶性化学品处理材料层(S32)。 进行湿式漂洗处理(S33)。 通过使用包括超临界CO 2和表面活性剂的超临界流体(S34)除去水溶性化学物质。 通过使用超临界CO 2进行冲洗处理(S35)。 材料层是氧化硅层。 使用水溶性化学品的方法包括将材料层浸入包括在去离子水中熔融的去离子水和氟的化学材料的方法。
-
-
-
公开(公告)号:KR101833849B1
公开(公告)日:2018-03-05
申请号:KR1020100099956
申请日:2010-10-13
Applicant: 삼성전자주식회사
IPC: H01L21/8238 , H01L21/02 , H01L21/311 , H01L29/165 , H01L29/417 , H01L29/66 , H01L29/78
CPC classification number: H01L21/823814 , H01L21/02068 , H01L21/31116 , H01L21/823807 , H01L21/823864 , H01L29/165 , H01L29/41775 , H01L29/665 , H01L29/6653 , H01L29/66545 , H01L29/6656 , H01L29/6659 , H01L29/66636 , H01L29/7834 , H01L29/7843 , H01L29/7848
Abstract: 반도체소자및 그제조방법을제공한다. 엔모스영역및 피모스영역을포함하는기판상에게이트패턴을형성하고, 게이트패턴의측벽상에스페이서구조체를형성하고, 게이트패턴및 스페이서구조체에의하여노출된피모스영역의노출된기판에리세스영역을형성할수 있다. 리세스영역에기판위로측벽의일부가노출된압축응력패턴을형성하고, 스페이서구조체의측벽상에마스크산화막을형성할수 있다. 마스크산화막은압축응력패턴의노출된측벽상에형성될수 있다.
Abstract translation: 提供了一种半导体器件及其制造方法。 在包括emmos区域和pmos区域的衬底上形成栅极图案;在栅极图案的侧壁上形成间隔物结构;暴露由栅极图案和间隔物结构暴露的杂质区域的暴露的衬底擦除区域 可以形成。 可以形成其中侧壁的一部分暴露在凹陷区域中的衬底之上的压应力图案,并且可以在间隔件结构的侧壁上形成掩膜氧化物膜。 掩模氧化物膜可以形成在压缩应力图案的暴露的侧壁上。
-
公开(公告)号:KR1020160059862A
公开(公告)日:2016-05-27
申请号:KR1020140161943
申请日:2014-11-19
Applicant: 삼성전자주식회사
IPC: H01L29/78
CPC classification number: H01L29/66545 , H01L21/28518 , H01L21/76816 , H01L21/76831 , H01L23/485 , H01L29/66795 , H01L29/7855 , H01L2029/7858 , H01L2221/1063 , H01L29/785
Abstract: 반도체장치및 그제조방법이제공된다. 상기반도체장치는, 제1 방향으로연장되어형성되는액티브핀, 액티브핀 상에형성되고, 제1 방향과교차하는제2 방향으로연장되는게이트, 액티브핀의상부에형성되고, 게이트의일측에배치되는소오스또는드레인, 게이트와소오스또는드레인을덮는층간절연막, 층간절연막을관통하여소오스또는드레인과연결되고, 제1 콘택영역과제1 콘택영역의하부에위치하는제2 콘택영역을포함하는소오스또는드레인콘택및 제1 콘택영역과층간절연막사이에형성되는스페이서막을포함하되, 제1 콘택영역의제1 방향폭과제2 콘택영역의제1 방향폭은, 제1 콘택영역과제2 콘택영역의경계에서서로다르다.
Abstract translation: 本发明的目的是提供一种半导体器件,其能够在形成源极或漏极接触时通过使用间隔膜来防止栅极和源极或漏极接触之间的短路,并且能够确保 源或漏极通过使用离子注入工艺的高选择性蚀刻及其制造方法。 半导体器件包括:有源鳍片,其形成为沿第一方向延伸; 形成在活动翅片上并沿与第一方向交叉的第二方向延伸的门; 源极或漏极,形成在有源鳍片上并设置在栅极的一侧; 覆盖栅极和源极或漏极的层间绝缘膜; 穿透层间绝缘膜的源极或漏极接触件连接到源极或漏极,并且包括设置在第一接触区域下方的第一接触区域和第二接触区域; 以及形成在第一接触区域和层间绝缘膜之间的间隔膜。 第一方向上的第一接触区域的宽度和第一方向上的第二接触区域的宽度在第一接触区域和第二接触区域之间的边界上彼此不同。
-
公开(公告)号:KR1020140108960A
公开(公告)日:2014-09-15
申请号:KR1020130022931
申请日:2013-03-04
Applicant: 삼성전자주식회사
IPC: H01L21/8238 , H01L29/78 , H01L21/336
CPC classification number: H01L27/092 , H01L21/823807 , H01L21/823814 , H01L21/823871 , H01L29/161 , H01L29/4175 , H01L29/45 , H01L29/495 , H01L29/4966 , H01L29/517 , H01L29/66636
Abstract: Provided is a semiconductor device having a dual metal silicide layer. The semiconductor having the dual metal silicide layer includes a first epitaxial layer which is provided on both sides of a first metal gate electrode on a substrate; a second epitaxial layer which is provided on both sides of a second metal gate electrode on the substrate and includes a different element from that of the first epitaxial layers; a first metal silicide layer on the first epitaxial layer; a second silicide layer which is formed on the second epitaxial layer and includes different metal from that of the first metal silicide layer; an interlayer insulating film on the first and second metal silicide layers and first and second gate electrodes; and a contact plug which passes through the interlayer insulating film and is disposed within first and second contact plugs exposing the first metal silicide layer and the second metal silicide layer, respectively.
Abstract translation: 提供了具有双金属硅化物层的半导体器件。 具有双金属硅化物层的半导体包括:第一外延层,其设置在基板上的第一金属栅电极的两侧; 第二外延层,其设置在所述基板上的第二金属栅电极的两侧,并且包括与所述第一外延层不同的元件; 第一外延层上的第一金属硅化物层; 第二硅化物层,其形成在所述第二外延层上并且包括与所述第一金属硅化物层的金属不同的金属; 在第一和第二金属硅化物层和第一和第二栅电极上的层间绝缘膜; 以及穿过层间绝缘膜并且分别设置在暴露第一金属硅化物层和第二金属硅化物层的第一和第二接触插塞内的接触插塞。
-
公开(公告)号:KR1020130065226A
公开(公告)日:2013-06-19
申请号:KR1020110131994
申请日:2011-12-09
Applicant: 삼성전자주식회사
IPC: H01L21/336 , H01L29/78 , H01L21/8244 , H01L27/11
CPC classification number: H01L27/1104 , H01L21/823462 , H01L27/0207 , H01L29/1037 , H01L29/401 , H01L29/517 , H01L29/7848 , H01L29/4232 , H01L29/66712 , H01L29/7802
Abstract: PURPOSE: A semiconductor device and a manufacturing method thereof are provided to improve electrical reliability by increasing an effective channel length of a gate by an active pattern which is more protruded than a device isolation pattern. CONSTITUTION: A substrate includes a first area receiving a low voltage and a second area receiving a high voltage. A gate insulating pattern and a sacrificial pattern have vertically stacked structures on the first and second areas. Interlayer insulating patterns(30) are formed between the structures. The sacrificial patterns of the first and second areas are removed. A gate insulating pattern(42) of the first area is removed. A gate insulating film is formed on a gate insulating pattern(46) of the second area, the substrate of the first area, and the interlayer insulating patterns. A conductive film is formed on the gate insulating film. [Reference numerals] (AA) First area; (BB) Second area
Abstract translation: 目的:提供半导体器件及其制造方法,以通过比器件隔离图案更突出的有源图案增加栅极的有效沟道长度来提高电可靠性。 构成:衬底包括接收低电压的第一区域和接收高电压的第二区域。 栅极绝缘图案和牺牲图案在第一和第二区域上具有垂直堆叠的结构。 在结构之间形成层间绝缘图案(30)。 去除第一和第二区域的牺牲图案。 去除第一区域的栅极绝缘图案(42)。 在第二区域的栅极绝缘图案(46),第一区域的基板和层间绝缘图案上形成栅极绝缘膜。 在栅极绝缘膜上形成导电膜。 (附图标记)(AA)第一区域; (BB)第二区
-
-
-
-
-
-
-
-
-