Integrated circuit and manufacturing method of the same
    3.
    发明专利
    Integrated circuit and manufacturing method of the same 有权
    集成电路及其制造方法

    公开(公告)号:JP2011082519A

    公开(公告)日:2011-04-21

    申请号:JP2010226294

    申请日:2010-10-06

    Abstract: PROBLEM TO BE SOLVED: To provide an integrated circuit having silicon on a stress liner, and its manufacturing method. SOLUTION: The method comprises a step of preparing a semiconductor substrate comprising an outer semiconductor layer and an embedded sacrifice layer under the outer semiconductor layer, and a step of removing at least a portion of the embedded sacrifice layer to form a void within the semiconductor substrate. The method further comprises a step of depositing a material in the void to form the stress liner, and a step of forming a transistor on the outer semiconductor layer of the semiconductor substrate. The outer semiconductor layer separates the transistor from the stress liner. The semiconductor substrate includes isolation regions, and the removing step includes a step of forming recesses in the isolation regions, and a step of removing at least a portion of the embedded sacrifice layer via these recesses. The depositing step includes a step of depositing a material in the void via the recesses 46. End caps 60 are formed in the recesses 46 contacting with ends of the stress liner. COPYRIGHT: (C)2011,JPO&INPIT

    Abstract translation: 要解决的问题:提供一种在应力衬垫上具有硅的集成电路及其制造方法。 解决方案:该方法包括制备半导体衬底的步骤,该半导体衬底包括在外部半导体层下面的外部半导体层和嵌入的牺牲层,以及去除至少一部分嵌入的牺牲层以在其中形成空隙的步骤 半导体衬底。 该方法还包括在空隙中沉积材料以形成应力衬垫的步骤,以及在半导体衬底的外半导体层上形成晶体管的步骤。 外半导体层将晶体管与应力衬垫分开。 半导体衬底包括隔离区域,并且去除步骤包括在隔离区域中形成凹部的步骤,以及通过这些凹部去除嵌入的牺牲层的至少一部分的步骤。 沉积步骤包括通过凹部46将材料沉积在空隙中的步骤。在与应力衬垫的端部接触的凹部46中形成端盖60。 版权所有(C)2011,JPO&INPIT

    FINFET WITH MERGED FINS AND VERTICAL SILICIDE
    4.
    发明申请
    FINFET WITH MERGED FINS AND VERTICAL SILICIDE 审中-公开
    具有合并的FINS和垂直硅胶的FINFET

    公开(公告)号:WO2013101790A3

    公开(公告)日:2015-06-11

    申请号:PCT/US2012071579

    申请日:2012-12-24

    Applicant: IBM

    CPC classification number: H01L29/41791 H01L29/66795

    Abstract: A method is provided for fabricating a finFET device. Fin structures are formed over a BOX layer. The fin structures include a semiconductor layer and extend in a first direction. A gate stack is formed on the BOX layer over the fin structures and extending in a second direction. The gate stack includes a high-K dielectric layer and a metal gate. Gate spacers are formed on sidewalls of the gate stack, and an epi layer is deposited to merge the fin structures. Ions are implanted to form source and drain regions, and dummy spacers are formed on sidewalls of the gate spacers. The dummy spacers are used as a mask to recess or completely remove an exposed portion of the epi layer. Silicidation forms silicide regions that abut the source and drain regions and each include a vertical portion located on the vertical sidewall of the source or drain region.

    Abstract translation: 提供了一种用于制造finFET器件的方法。 翅片结构形成在BOX层上。 翅片结构包括半导体层并沿第一方向延伸。 栅极叠层形成在鳍状结构上的BOX层上并沿第二方向延伸。 栅极堆叠包括高K电介质层和金属栅极。 栅极间隔物形成在栅极堆叠的侧壁上,并且沉积外延层以使翅片结构合并。 植入离子以形成源极和漏极区,并且在栅极间隔物的侧壁上形成虚设间隔物。 虚拟间隔物用作掩模以凹进或完全去除外延层的暴露部分。 硅化形成邻接源极和漏极区域的硅化物区域,并且每个都包括位于源极或漏极区域的垂直侧壁上的垂直部分。

    A BODY-TIED ASYMMETRIC N-TYPE FIELD EFFECT TRANSISTOR
    5.
    发明申请
    A BODY-TIED ASYMMETRIC N-TYPE FIELD EFFECT TRANSISTOR 审中-公开
    体态非对称N型场效应晶体管

    公开(公告)号:WO2011084975A3

    公开(公告)日:2011-12-29

    申请号:PCT/US2011020173

    申请日:2011-01-05

    Abstract: In one exemplary embodiment of the invention, an asymmetric N-type field effect transistor includes: a source region coupled to a drain region via a channel; a gate structure overlying at least a portion of the channel; a halo implant disposed at least partially in the channel, where the halo implant is disposed closer to the source region than the drain region; and a body-tie coupled to the channel. In a further exemplary embodiment, the asymmetric N-type field effect transistor is operable to act as a symmetric N-type field effect transistor.

    Abstract translation: 在本发明的一个示例性实施例中,非对称N型场效应晶体管包括:源极区,经由沟道耦合到漏极区; 覆盖所述通道的至少一部分的栅极结构; 至少部分地设置在所述通道中的卤素植入物,其中所述晕轮植入物设置成比所述漏极区域更靠近所述源极区域; 以及耦合到该通道的机身连接。 在另一示例性实施例中,非对称N型场效应晶体管可用作对称N型场效应晶体管。

    Bildung von Source-Drain-Erweiterungen in Metall-Ersatz-Gate-Transistoreinheit

    公开(公告)号:DE102012223655B4

    公开(公告)日:2015-02-26

    申请号:DE102012223655

    申请日:2012-12-18

    Applicant: IBM

    Abstract: Verfahren zur Herstellung eines Feldeffekttransistors, aufweisend: Bilden einer Platzhalter-Gate-Struktur, die aus einem Stopfen besteht, auf einer Fläche eines Halbleiters; Bilden eines ersten Abstandhalters, welcher den Stopfen umgibt, wobei der erste Abstandhalter ein Opfer-Abstandhalter ist; und Durchführen einer abgewinkelten Ionenimplantation, um in Nachbarschaft zu einer äußeren Seitenwand des ersten Abstandhalters eine Dotierstoffspezies in die Fläche des Halbleiters zu implantieren, um eine Source-Erweiterungszone und eine Drain-Erweiterungszone zu bilden, wobei sich die implantierte Dotierstoffspezies in einem Ausmaß unter der äußeren Seitenwand des ersten Abstandhalters erstreckt, welches eine Funktion des Winkels der Ionenimplantation ist; und Durchführen eines Laser-Temperns, um die Implantation der Source-Erweiterung und der Drain-Erweiterung zu aktivieren.

    Bildung von Source-Drain-Erweiterungen in Metall-Ersatz-Gate-Transistoreinheit

    公开(公告)号:DE102012223655A1

    公开(公告)日:2013-06-27

    申请号:DE102012223655

    申请日:2012-12-18

    Applicant: IBM

    Abstract: Ein Verfahren weist das Bilden einer Platzhalter-Gate-Struktur, welche aus einem Stopfen besteht, auf einer Fläche eines Halbleiters; das Bilden eines ersten Abstandhalters, welcher den Stopfen umgibt, wobei der erste Abstandhalter ein Opfer-Abstandhalter ist; und das Durchführen einer abgewinkelten Ionenimplantation auf, um in Nachbarschaft zu einer äußeren Seitenwand des ersten Abstandhalters eine Dotierstoffspezies in die Fläche des Halbleiters zu implantieren, um eine Source-Erweiterungszone und eine Drain-Erweiterungszone zu bilden, wobei sich die implantierte Dotierstoffspezies in einem Ausmaß unter der äußeren Seitenwand des ersten Abstandhalters erstreckt, welches eine Funktion des Winkels der Ionenimplantation ist. Das Verfahren weist ferner das Durchführen eines Laser-Temperns auf, um die Implantation der Source-Erweiterung und der Drain-Erweiterung zu aktivieren. Das Verfahren weist ferner das Bilden eines zweiten Abstandhalters, welcher den ersten Abstandhalter umgibt, das Entfernen des ersten Abstandhalters und des Stopfens, um eine Öffnung zu bilden, und das Abscheiden eines Gate-Stapels in der Öffnung auf.

    FinFET mit verschmolzenen Rippen und vertikalem Silicid

    公开(公告)号:DE112012004934T5

    公开(公告)日:2014-09-11

    申请号:DE112012004934

    申请日:2012-12-24

    Applicant: IBM

    Abstract: Es wird ein Verfahren zur Fertigung einer FinFET-Einheit bereitgestellt. Über einer BOX-Schicht werden Rippenstrukturen gebildet. Die Rippenstrukturen weisen eine Halbleiterschicht auf und verlaufen in eine erste Richtung. Auf der BOX-Schicht wird über den Rippenstrukturen ein Gate-Stapel gebildet, der in eine zweite Richtung verläuft. Der Gate-Stapel weist eine High-k-Dielektrikumsschicht und ein Metall-Gate auf. Auf Seitenwänden des Gate-Stapels werden Gate-Abstandshalter gebildet, und eine Epi-Schicht wird abgeschieden, um die Rippenstrukturen miteinander zu verschmelzen. Ionen werden implantiert, um Source- und Drain-Gebiete zu bilden, und auf Seitenwänden der Gate-Abstandshalter werden Dummy-Abstandshalter gebildet. Die Dummy-Abstandshalter werden als Maske zur Vertiefung oder vollständigen Entfernung eines freiliegenden Abschnitts der Epi-Schicht verwendet. Durch Silicidierung werden Silicid-Gebiete gebildet, die an die Source- und Drain-Gebiete angrenzen und jeweils einen vertikalen Abschnitt aufweisen, der auf der vertikalen Seitenwand des Source- oder Drain-Gebiets liegt.

    Finfet with merged fins and vertical silicide

    公开(公告)号:GB2511445A

    公开(公告)日:2014-09-03

    申请号:GB201408705

    申请日:2012-12-24

    Applicant: IBM

    Abstract: A method is provided for fabricating a finFET device. Fin structures are formed over a BOX layer. The fin structures include a semiconductor layer and extend in a first direction. A gate stack is formed on the BOX layer over the fin structures and extending in a second direction. The gate stack includes a high-K dielectric layer and a metal gate. Gate spacers are formed on sidewalls of the gate stack, and an epi layer is deposited to merge the fin structures. Ions are implanted to form source and drain regions, and dummy spacers are formed on sidewalls of the gate spacers. The dummy spacers are used as a mask to recess or completely remove an exposed portion of the epi layer. Silicidation forms silicide regions that abut the source and drain regions and each include a vertical portion located on the vertical sidewall of the source or drain region.

Patent Agency Ranking