FINFET WITH MERGED FINS AND VERTICAL SILICIDE
    3.
    发明申请
    FINFET WITH MERGED FINS AND VERTICAL SILICIDE 审中-公开
    具有合并的FINS和垂直硅胶的FINFET

    公开(公告)号:WO2013101790A3

    公开(公告)日:2015-06-11

    申请号:PCT/US2012071579

    申请日:2012-12-24

    Applicant: IBM

    CPC classification number: H01L29/41791 H01L29/66795

    Abstract: A method is provided for fabricating a finFET device. Fin structures are formed over a BOX layer. The fin structures include a semiconductor layer and extend in a first direction. A gate stack is formed on the BOX layer over the fin structures and extending in a second direction. The gate stack includes a high-K dielectric layer and a metal gate. Gate spacers are formed on sidewalls of the gate stack, and an epi layer is deposited to merge the fin structures. Ions are implanted to form source and drain regions, and dummy spacers are formed on sidewalls of the gate spacers. The dummy spacers are used as a mask to recess or completely remove an exposed portion of the epi layer. Silicidation forms silicide regions that abut the source and drain regions and each include a vertical portion located on the vertical sidewall of the source or drain region.

    Abstract translation: 提供了一种用于制造finFET器件的方法。 翅片结构形成在BOX层上。 翅片结构包括半导体层并沿第一方向延伸。 栅极叠层形成在鳍状结构上的BOX层上并沿第二方向延伸。 栅极堆叠包括高K电介质层和金属栅极。 栅极间隔物形成在栅极堆叠的侧壁上,并且沉积外延层以使翅片结构合并。 植入离子以形成源极和漏极区,并且在栅极间隔物的侧壁上形成虚设间隔物。 虚拟间隔物用作掩模以凹进或完全去除外延层的暴露部分。 硅化形成邻接源极和漏极区域的硅化物区域,并且每个都包括位于源极或漏极区域的垂直侧壁上的垂直部分。

    Verfahren zur Herstellung eines SOI-FinFET mit vertieften verschmolzenen Rippen und Schicht zur verbesserten Spannungskopplung

    公开(公告)号:DE112012004932B4

    公开(公告)日:2015-12-03

    申请号:DE112012004932

    申请日:2012-11-01

    Applicant: IBM

    Abstract: Verfahren zur Herstellung eines MOSFET, aufweisend: Bereitstellen eines Substrats mit einer Vielzahl von Rippen; Bilden eines Gate-Stapels über dem Substrat, wobei der Gate-Stapel mindestens eine Seitenwand hat; Bilden eines Versatz-Abstandshalters benachbart zu der Seitenwand des Gate-Stapels; Züchten einer epitaktischen Dünnschicht, welche die Rippen verbindet, um eine epi-merge Schicht zu bilden; Bilden eines Dummy-Abstandshalters benachbart zu mindestens einem Teil des Versatz-Abstandshalters; Entfernen eines Teils der epi-merge Schicht, um eine epi-merge Seitenwand und ein epi-merge Abstandshalter-Gebiet zu bilden, wobei die epi-merge Seitenwand dadurch gebildet wird, dass der unter dem Dummy-Abstandshalter liegende Teil der epi-merge Schicht vor dem Entfernen der epi-merge Schicht durch Ätzen geschützt ist und wobei das epi-merge Abstandshalter-Gebiet der Teil der epi-merge Schicht ist, der nicht geätzt wurde, da er durch den Dummy-Abstandshalter geschützt ist; Bilden eines Silicids mit der epi-merge Seitenwand, um ein Seitenwand-Silicid zu bilden; und Abscheiden einer Verspannungsschicht über dem Substrat.

    Rückseiten-Stromschienen und Stromverteilungsnetzwerk zur Dichteskalierung

    公开(公告)号:DE112022005536B4

    公开(公告)日:2025-03-06

    申请号:DE112022005536

    申请日:2022-11-22

    Applicant: IBM

    Abstract: Einheit (400), aufweisend:eine erste Verbindungsstruktur (470);eine zweite Verbindungsstruktur (490);eine erste Zelle (C1), welche einen ersten Transistor (420-2; 420-3) aufweist;eine zweite Zelle (C2; C3), welche einen zweiten Transistor (420-1; 420-4) aufweist, wobei der erste und der zweite Transistor (420-2, 420-1; 420-3, 420-4) ein Gabelblatt-Feldeffekttransistor-Paar mit einer dielektrischen Wand (417) umfassen, die zwischen dem ersten und dem zweiten Transistor angeordnet ist, wobei eine Breite der dielektrischen Wand einen Abstand von Zelle zu Zelle zwischen der ersten und der zweiten Zelle definiert;einen ersten Kontakt (460; 461), welcher ein Source/Drain-Element (422; 424) des ersten Transistors mit der ersten Verbindungsstruktur verbindet; undeinen zweiten Kontakt (481; 482), welcher ein Source/Drain-Element (422; 424) des zweiten Transistors mit der zweiten Verbindungsstruktur verbindet;wobei die erste Zelle in Nachbarschaft zu der zweiten Zelle angeordnet ist, wobei der erste Transistor in Nachbarschaft zu dem zweiten Transistor angeordnet ist; undwobei die erste und die zweite Zelle zwischen der ersten und der zweiten Verbindungsstruktur angeordnet sind.

    Source-drain extension formation in replacement metal gate transistor device

    公开(公告)号:GB2497849B

    公开(公告)日:2016-02-03

    申请号:GB201222136

    申请日:2012-12-10

    Applicant: IBM

    Abstract: A method includes forming on a surface of a semiconductor a dummy gate structure comprised of a plug; forming a first spacer surrounding the plug, the first spacer being a sacrificial spacer; and performing an angled ion implant so as to implant a dopant species into the surface of the semiconductor adjacent to an outer sidewall of the first spacer to form a source extension region and a drain extension region, where the implanted dopant species extends under the outer sidewall of the first spacer by an amount that is a function of the angle of the ion implant. The method further includes performing a laser anneal to activate the source extension and the drain extension implant. The method further includes forming a second spacer surrounding the first spacer, removing the first spacer and the plug to form an opening, and depositing a gate stack in the opening.

    Bildung von Source-Drain-Erweiterungen in Metall-Ersatz-Gate-Transistoreinheit

    公开(公告)号:DE102012223655B4

    公开(公告)日:2015-02-26

    申请号:DE102012223655

    申请日:2012-12-18

    Applicant: IBM

    Abstract: Verfahren zur Herstellung eines Feldeffekttransistors, aufweisend: Bilden einer Platzhalter-Gate-Struktur, die aus einem Stopfen besteht, auf einer Fläche eines Halbleiters; Bilden eines ersten Abstandhalters, welcher den Stopfen umgibt, wobei der erste Abstandhalter ein Opfer-Abstandhalter ist; und Durchführen einer abgewinkelten Ionenimplantation, um in Nachbarschaft zu einer äußeren Seitenwand des ersten Abstandhalters eine Dotierstoffspezies in die Fläche des Halbleiters zu implantieren, um eine Source-Erweiterungszone und eine Drain-Erweiterungszone zu bilden, wobei sich die implantierte Dotierstoffspezies in einem Ausmaß unter der äußeren Seitenwand des ersten Abstandhalters erstreckt, welches eine Funktion des Winkels der Ionenimplantation ist; und Durchführen eines Laser-Temperns, um die Implantation der Source-Erweiterung und der Drain-Erweiterung zu aktivieren.

    Bildung von Source-Drain-Erweiterungen in Metall-Ersatz-Gate-Transistoreinheit

    公开(公告)号:DE102012223655A1

    公开(公告)日:2013-06-27

    申请号:DE102012223655

    申请日:2012-12-18

    Applicant: IBM

    Abstract: Ein Verfahren weist das Bilden einer Platzhalter-Gate-Struktur, welche aus einem Stopfen besteht, auf einer Fläche eines Halbleiters; das Bilden eines ersten Abstandhalters, welcher den Stopfen umgibt, wobei der erste Abstandhalter ein Opfer-Abstandhalter ist; und das Durchführen einer abgewinkelten Ionenimplantation auf, um in Nachbarschaft zu einer äußeren Seitenwand des ersten Abstandhalters eine Dotierstoffspezies in die Fläche des Halbleiters zu implantieren, um eine Source-Erweiterungszone und eine Drain-Erweiterungszone zu bilden, wobei sich die implantierte Dotierstoffspezies in einem Ausmaß unter der äußeren Seitenwand des ersten Abstandhalters erstreckt, welches eine Funktion des Winkels der Ionenimplantation ist. Das Verfahren weist ferner das Durchführen eines Laser-Temperns auf, um die Implantation der Source-Erweiterung und der Drain-Erweiterung zu aktivieren. Das Verfahren weist ferner das Bilden eines zweiten Abstandhalters, welcher den ersten Abstandhalter umgibt, das Entfernen des ersten Abstandhalters und des Stopfens, um eine Öffnung zu bilden, und das Abscheiden eines Gate-Stapels in der Öffnung auf.

Patent Agency Ranking