-
公开(公告)号:CN108092647A
公开(公告)日:2018-05-29
申请号:CN201711176832.9
申请日:2017-11-22
Applicant: 三星电子株式会社
IPC: H03K3/012 , H03K3/021 , H03K19/003
Abstract: 一种触发器包括:第一节点充电电路,被配置成以通过将输入数据反相产生的反相输入数据对第一节点进行充电;第二节点充电电路,被配置成以输入数据对第二节点进行充电;以及第一NMOS晶体管至第八NMOS晶体管。所述触发器被配置成在时钟信号的上升沿锁存所述输入数据,并输出经锁存的输入数据作为输出数据。所述触发器包括被配置成以通过将所述经锁存的输入数据反相产生的反相输入数据对第六节点进行充电。
-
公开(公告)号:CN104282655B
公开(公告)日:2018-05-29
申请号:CN201410331005.2
申请日:2014-07-11
Applicant: 三星电子株式会社
CPC classification number: H01L29/785 , H01L23/5286 , H01L23/538 , H01L24/16 , H01L24/32 , H01L24/48 , H01L24/73 , H01L25/105 , H01L27/0207 , H01L27/0629 , H01L27/092 , H01L27/0924 , H01L27/1211 , H01L2224/16225 , H01L2224/32225 , H01L2224/48091 , H01L2224/48227 , H01L2224/73265 , H01L2225/1023 , H01L2225/1058 , H01L2924/00014 , H01L2924/15331 , H01L2924/00012 , H01L2224/45099 , H01L2224/45015 , H01L2924/207
Abstract: 本发明提供了一种半导体器件以及一种制造半导体器件的方法。该半导体器件包括:第一源电极,其配置为将第一功率轨连接至第一杂质区,所述第一功率轨结合至第一电压源;第二源电极,其配置为将第二功率轨连接至第二杂质区,所述第二功率轨结合至第二电压源,第一电压源和第二电压源不同;栅电极,其位于第一杂质区和第二杂质区上;第一漏电极,其位于第一杂质区上;第二漏电极,其位于第二杂质区上;以及互连线,其连接至第一漏电极和第二漏电极,所述互连线形成至少一个闭环。
-
公开(公告)号:CN107276563A
公开(公告)日:2017-10-20
申请号:CN201710228979.1
申请日:2017-04-10
Applicant: 三星电子株式会社
CPC classification number: H03K3/012 , H03K19/0002 , H03K19/0016
Abstract: 一种半导体装置可包括:主锁存器,使用本地电源供应电压及时钟信号来存储输入数据信号,并将所述输入数据信号输出至第一输出信号;从锁存器,使用全局电源供应电压、时钟信号及保持信号来存储第一输出信号,并输出第二输出信号;第一逻辑门,接收保持信号、时钟信号及复位信号中的一个信号及另一信号的输入,并输出通过执行第一逻辑运算而产生的第一控制信号;以及第二逻辑门,接收保持信号、时钟信号及复位信号中的其余信号及第一控制信号的输入,并对主锁存器及从锁存器中的至少一个执行第二逻辑运算。本发明的半导体装置可减小产品的大小且可降低功耗。
-
公开(公告)号:CN106487373A
公开(公告)日:2017-03-08
申请号:CN201610797754.3
申请日:2016-08-31
Applicant: 三星电子株式会社
IPC: H03K19/0175 , H03K19/20
CPC classification number: H03K19/018521 , H03K3/012 , H03K3/037 , H03K3/356104 , H03K3/356121 , H03K3/356139 , H03K19/0013 , H03K19/0016 , H03K19/20
Abstract: 一种半导体电路包括第一电路和第二电路。第一电路被配置为基于输入数据的电压电平、在第一节点处的电压电平的反相值、时钟信号的电压电平以及在第二节点处的电压电平来生成在第一节点处的电压电平;并且第二电路被配置为基于输入数据的电压电平、在第二节点处的电压电平的反相值、时钟信号的电压电平以及在第一节点处的电压电平的反相值来生成的在第二节点处的电压电平。当时钟信号处于第一电平时,第一节点和第二节点具有不同的逻辑电平。当时钟信号处于第二电平时,第一节点和第二节点具有相同的逻辑电平。
-
公开(公告)号:CN105977252A
公开(公告)日:2016-09-28
申请号:CN201610112520.0
申请日:2016-02-29
Applicant: 三星电子株式会社
IPC: H01L27/02
Abstract: 提供了半导体装置,所述半导体装置包括:基底;第一晶体管,由第一输入信号的反向的电压电平门控以上拉第一节点;第二晶体管,由第二输入信号的电压电平门控以下拉第一节点;第三晶体管,由第二输入信号的反向的电压电平门控以上拉第一节点;第四晶体管,由第一输入信号的电压电平门控以下拉第一节点;第五晶体管,由第二输入信号的电压电平门控以下拉第二节点;第六晶体管,由第一输入信号的反向的电压电平门控以上拉第二节点;第七晶体管,由第一输入信号的电压电平门控以下拉第二节点;以及第八晶体管,由第二输入信号的反向的电压电平门控以上拉第二节点。
-
公开(公告)号:CN102487270A
公开(公告)日:2012-06-06
申请号:CN201110392782.4
申请日:2011-12-01
Applicant: 三星电子株式会社
Inventor: 金珉修
CPC classification number: H03K3/356 , H03K3/356173
Abstract: 提供了一种触发器电路,包括:评估部件,该评估部件连接到第一节点和第二节点以根据第一节点的电压电平对第二节点进行放电;条件延迟部件,该条件延迟部件连接到第二节点以对第三节点进行放电以具有不同于第二节点的电压电平的电压电平;以及保持器逻辑部件,该保持器逻辑部件连接到第二节点和第三节点以维持第二和第三节点中没有正在被放电的一个的电压电平。
-
-
-
-
-