결합된 인덕터를 이용한 단일신호 및 차동신호 간의상호변환회로
    61.
    发明公开
    결합된 인덕터를 이용한 단일신호 및 차동신호 간의상호변환회로 失效
    使用耦合电感的单信号和差分信号的BALUN电路

    公开(公告)号:KR1020010063350A

    公开(公告)日:2001-07-09

    申请号:KR1019990060412

    申请日:1999-12-22

    Abstract: PURPOSE: A BALUN(BALanced-to-UNbalanced) circuit for single signals and differential signals using a coupled inductor is provided to reduce a driving loss when D2S and S2D conversions are performed by obtaining an impedance which is higher than a desired frequency since the coupled inductor and a capacitor are connected in parallel. CONSTITUTION: A D2S conversion section(200) includes the inductor(L1), capacitor(Co), and register(R). The inductor(L1), whose left and right winding numbers are same each other, is linked to a voltage source(Vdd) at a central connecting point. The capacitor(Co) discontinues direct current component around and between an end of the inductor(L1) and a load(Vout) and shorts alternating current. The register(R) is linked to the load(Vout). The D2S conversion section(200) generates an absolute sum current(iout) for pair current(i1 and i2) of two ends of the inductor(L1). A S2D conversion section(220) includes an inductor(L2), and N type transistors(N1,N2,Ncs). The inductor(L2), whose left and right winding numbers are same each other, is linked to a ground (Vss) at a central connecting point. The N type transistors(N1,N2) whose gate are linked to two ends of the inductor(L2) and have a differential pair and common source. The N type transistor(Ncs) is linked to the common source of the N type transistors(N1,N2) and acts as a current source. The S2D conversion section(220) generates a reversed voltage(vib) from the input voltage(vin) of an end of the inductor.

    Abstract translation: 目的:提供使用耦合电感器的单信号和差分信号的BALUN(平衡不平衡)电路,以便通过获得高于期望频率的阻抗来执行D2S和S2D转换以减少驱动损耗,因为耦合 电感和电容并联。 构成:D2S转换部分(200)包括电感(L1),电容(Co)和寄存器(R)。 其左右绕组数相同的电感器(L1)与中心连接点的电压源(Vdd)相连。 电容器(Co)中断在电感器(L1)的一端和负载(Vout)之间和之间的直流分量并使交流电短路。 寄存器(R)连接到负载(Vout)。 D2S转换部分(200)产生用于电感器(L1)的两端的对电流(i1和i2)的绝对和电流(iout)。 S2D转换部分(220)包括电感器(L2)和N型晶体管(N1,N2,Ncs)。 左右绕组数彼此相同的电感器(L2)在中心连接点连接到地(Vss)。 其栅极连接到电感器(L2)的两端并具有差分对和公共源的N型晶体管(N1,N2)。 N型晶体管(Ncs)与N型晶体管(N1,N2)的公共源连接,作为电流源。 S2D转换部分(220)根据电感器端部的输入电压(vin)产生反向电压(vib)。

    고속 동작이 가능한 주파수 합성기
    62.
    发明公开
    고속 동작이 가능한 주파수 합성기 失效
    频率合成器可进行高速操作

    公开(公告)号:KR1020010058230A

    公开(公告)日:2001-07-05

    申请号:KR1019990062446

    申请日:1999-12-27

    Abstract: PURPOSE: A frequency synthesizer available to high speed operation is provided to respond to input phase difference rapidly by making narrow distance of time and space based on the past oscillator output frequency. CONSTITUTION: A phase comparison device(10) generates phase difference signal after comparing basis signal and comparative signal. A charge pump(20) generates a voltage signal which has DC component including pulse signal based on the phase difference signal from the phase comparison device(10). A low pass filter(30) makes smooth voltage signal supplied from the charge pump(20) and generates control voltage that high frequency is removed from. A voltage control oscillator(40) outputs output signal which frequency corresponds to value of control voltage. A division circuit(50) feedbacks output signal generated from the control voltage oscillator(40).

    Abstract translation: 目的:提供可用于高速运行的频率合成器,以通过基于过去的振荡器输出频率进行窄距离的时间和空间来快速响应输入相位差。 构成:比较基准信号和比较信号之后,相位比较装置(10)产生相位差信号。 电荷泵(20)基于来自相位比较装置(10)的相位差信号产生具有包括脉冲信号的DC分量的电压信号。 低通滤波器(30)使得从电荷泵(20)提供的平滑电压信号产生高频率的控制电压。 电压控制振荡器(40)输出与控制电压值对应的频率的输出信号。 除法电路(50)反馈从控制电压振荡器(40)产生的输出信号。

    타임투디지털 컨버터 및 이를 포함하는 완전디지털 위상고정루프
    64.
    发明授权

    公开(公告)号:KR101378299B1

    公开(公告)日:2014-03-27

    申请号:KR1020100038681

    申请日:2010-04-26

    Abstract: 본 발명은 감소된 전력 소모량 및 잡음과 간단한 구조를 가질 수 있는 완전디지털 위상고정루프에 관한 것으로, 주파수 설정 워드값과 디지털 제어 발진기(Digital Controlled Oscillator, DCO) 클럭의 위상을 누산하고 기준 클럭과 리타임드클럭간의 미세위상차를 검출하는 위상 카운터; 상기 기준 클럭과 상기 리타임드클럭간의 미세위상차에 따라 상기 주파수 설정 워드와 상기 디지털 제어 발진기 클럭의 위상차를 보상하여 디지털 위상 에러값을 검출하는 위상 검출기; 상기 디지털 위상 에러값을 필터링하고 위상 고정 루프 동작 특성을 제어하는 디지털 루프 필터; 상기 디지털 루프 필터의 출력이 일정해지는 시점을 검출하여 락 지시신호를 발생하는 락 검출기; 상기 락 지시신호에 따라 동작 모드를 전환하면서, 상기 디지털 루프 필터의 출력에 따라 상기 디지털 제어 발진기 클럭의 주파수가 가변되는 디지털 제어 발진기; 및 상기 디지털 제어 발진기 클럭을 낮은 주파수로 리타임드한 상기 리타임드클럭을 발생하는 리타임드클럭 생성기를 포함할 수 있다.

    디지털 RF 수신기
    65.
    发明公开
    디지털 RF 수신기 有权
    数字射频接收机

    公开(公告)号:KR1020140020728A

    公开(公告)日:2014-02-19

    申请号:KR1020130067367

    申请日:2013-06-12

    CPC classification number: H04L25/03006 H04B15/02 H04B17/345

    Abstract: An embodiment provides a digital RF receiver including a signal converting unit which converts an RF signal received from an external device into a digital signal; a plurality of functional modules which processes the digital signal in accordance with a predetermined algorithm when the digital signal is inputted; and a signal processing controller which selects at least one of the plurality of functional modules to control the digital signal to be processed in consideration of whether an IF signal component is included in the digital signal or a sampling rate related with sampling information of the digital signal. [Reference numerals] (110) Low noise amplifier; (120) Signal converting unit; (130) Mixer unit; (140) Integer number decimation filter unit; (150) Rational number decimation filter unit; (160) DC offset compensator; (170) IQ mismatch compensator; (180) Channel selection filter unit; (190) Signal processing controller

    Abstract translation: 一个实施例提供一种数字RF接收机,其包括将从外部设备接收的RF信号转换为数字信号的信号转换单元; 多个功能模块,当输入数字信号时,根据预定算法对数字信号进行处理; 以及信号处理控制器,其选择多个功能模块中的至少一个功能模块来控制数字信号中的IF信号分量或与数字信号的采样信息相关的采样率来控制要处理的数字信号 。 (附图标记)(110)低噪声放大器; (120)信号转换单元; (130)搅拌机组; (140)整数抽头滤波器单元; (150)合理数抽选滤波器单元; (160)直流偏移补偿器; (170)IQ失配补偿器; (180)通道选择滤波单元; (190)信号处理控制器

    블록간 고주파 오프칩 대역 필터를 이용한 서브샘플링 수신기
    66.
    发明公开
    블록간 고주파 오프칩 대역 필터를 이용한 서브샘플링 수신기 无效
    使用帧间片外射频滤波器来补充接收器

    公开(公告)号:KR1020130082422A

    公开(公告)日:2013-07-19

    申请号:KR1020120075612

    申请日:2012-07-11

    Inventor: 한선호 유현규

    CPC classification number: H04B1/06 H03H9/17 H03H9/64 H04B1/0014

    Abstract: PURPOSE: A subsampling receiver using an inter-block RF off-chip filter is provided to digitally process noise signals adjacent to a desired signal. CONSTITUTION: An RF front end part (400) attenuates noise and an interference signal except for a band signal by filtering an amplified signal with a band pass filter again. An analog-digital converter (510) converts an analog signal outputted from the RF front end part into a digital signal in a DC frequency band or an intermediate frequency band. A signal processor (520) digitally pre-processes the digital signal outputted from the analog-digital converter and demodulates the digital signal. A detection and adjustment unit (550) detects a mismatch between channel data of the digital signal outputted from the signal processor and adjusts the phases of clock signals.

    Abstract translation: 目的:提供使用块间RF片外滤波器的子采样接收机,以数字处理与期望信号相邻的噪声信号。 构成:RF前端部分(400)通过再次通过带通滤波器对放大信号进行滤波来衰减噪声和除频带信号之外的干扰信号。 模拟数字转换器(510)将从RF前端部分输出的模拟信号转换为DC频带或中频带的数字信号。 信号处理器(520)对从模拟数字转换器输出的数字信号进行数字预处理并解调数字信号。 检测和调整单元(550)检测从信号处理器输出的数字信号的通道数据之间的失配并调整时钟信号的相位。

    서브 샘플링 기법을 이용한 수신기의 디지털 처리 구조
    67.
    发明公开
    서브 샘플링 기법을 이용한 수신기의 디지털 처리 구조 有权
    基于子采样数字接收机的数字前端结构

    公开(公告)号:KR1020110093574A

    公开(公告)日:2011-08-18

    申请号:KR1020100098105

    申请日:2010-10-08

    Inventor: 한선호

    CPC classification number: H04B1/16 H03M1/0626 H03M1/1245

    Abstract: PURPOSE: A digital processing structure of a receiver using a sub sampling method is provided to maximize an analog design block in order to optimize the digital design block. CONSTITUTION: A digital low pass filter(210) filters the signal of a channel from an output signal of an analog to digital converter. A digital variable gain amplifier generates the filtered signal. An automatic gain control unit detects the size of a signal. The automatic gain control unit automatically varies the gain of the digital variable gain amplifier. A clock frequency generator generates the sampling clock of the analog to digital converter. A digital signal processor(230) processes the signal passing through the digital variable gain amplifier.

    Abstract translation: 目的:提供使用子采样方法的接收机的数字处理结构,以最大化模拟设计块,以优化数字设计块。 构成:数字低通滤波器(210)从模数转换器的输出信号对信道的信号进行滤波。 数字可变增益放大器产生滤波信号。 自动增益控制单元检测信号的大小。 自动增益控制单元自动改变数字可变增益放大器的增益。 时钟频率发生器产生模数转换器的采样时钟。 数字信号处理器(230)处理通过数字可变增益放大器的信号。

    연속 근사 아날로그-디지털 변환기
    68.
    发明公开
    연속 근사 아날로그-디지털 변환기 有权
    连续逼近模拟数字转换器

    公开(公告)号:KR1020110070709A

    公开(公告)日:2011-06-24

    申请号:KR1020100035946

    申请日:2010-04-19

    Abstract: PURPOSE: A successive approximation analog-digital converter is provided to have very strong feature to process change, by performing an analog-digital conversion operation by comprising a minimum number of capacitors. CONSTITUTION: A reference current supply part(210) supplies a reference current. A signal storage part(220) stores a reference signal and an input signal. The reference signal is generated by charging the reference current. The input signal is inputted from the outside. A comparison part(230) compares the reference signal with the input signal. A control part(240) generates a digital output signal. The control part controls the reference current supply part. The amount of the reference current supplied to the signal storage part is changed in proportion to a binary code.

    Abstract translation: 目的:提供逐次逼近模拟 - 数字转换器以具有非常强大的处理变化的特征,通过包括最小数量的电容器执行模数转换操作。 构成:参考电流供应部分(210)提供参考电流。 信号存储部分(220)存储参考信号和输入信号。 通过对参考电流充电来产生参考信号。 输入信号从外部输入。 比较部分(230)将参考信号与输入信号进行比较。 控制部(240)产生数字输出信号。 控制部控制参考电流供给部。 提供给信号存储部分的参考电流的量与二进制码成比例地改变。

    자동 이득 제어기, 그것을 포함한 송수신기, 및 그것의 자동 이득 제어 방법
    69.
    发明公开
    자동 이득 제어기, 그것을 포함한 송수신기, 및 그것의 자동 이득 제어 방법 有权
    自动增益控制器,具有自动增益控制器及其自动增益控制方法

    公开(公告)号:KR1020100088122A

    公开(公告)日:2010-08-06

    申请号:KR1020100070106

    申请日:2010-07-20

    CPC classification number: H04B1/14 H03G3/20 H04B17/318

    Abstract: PURPOSE: An automatic gain controller, transmitter having its, and automatic gain controlling method thereof are provided to control a variable gain amplifier through using communications distance. CONSTITUTION: The communications distance between a second transceiver(200) and a first transceiver(100) are measured. The gain values of a transmitting terminal and a receiving terminal in the first and second transceivers are controlled the measured communications distance. The measured communications distance is calculated by using a transmission time of a distance measurement signal.

    Abstract translation: 目的:提供自动增益控制器,发射机及其自动增益控制方法,以通过使用通信距离来控制可变增益放大器。 构成:测量第二收发器(200)和第一收发器(100)之间的通信距离。 第一和第二收发器中的发送终端和接收终端的增益值被控制在测量的通信距离。 通过使用距离测量信号的传输时间来计算测量的通信距离。

    디지털 집약형 RF 수신장치
    70.
    发明授权
    디지털 집약형 RF 수신장치 失效
    数字强力RF接收器

    公开(公告)号:KR100964383B1

    公开(公告)日:2010-06-17

    申请号:KR1020090063462

    申请日:2009-07-13

    Abstract: 본 발명은 디지털 집약형 RF 수신장치에 관한 것으로, RF 신호중 기설정된 주파수 대역의 RF 신호를 통과시키는 제1 필터부; 상기 제1 필터부로부터의 RF 신호를 기설정된 크기로 증폭하는 저잡음 증폭부; 상기 저잡음 증폭부로부터의 RF 신호중 기설정된 주파수 대역의 RF 신호를 통과시키는 제2 필터부; 기설정된 기준 주파수 신호를 생성하고, 이 기준 주파수 신호를 이용하여 RF 캐리어 주파수 보다 낮은 기설정된 주파수를 갖는 서브-샘플링 클럭을 생성하는 클럭 생성부; 상기 클럭 생성부로부터의 서브-샘플링 클럭에 따라 상기 제2 필터부로부터의 RF 신호를 디지털 신호로 A/D 변환하고, 이러한 A/D 변환 과정에서, 상기 RF 신호를 다수의 주파수 대역으로 나누어 서브-샘플링하고, 상기 RF 신호에 포함된 복수의 서브-채널별로 노이즈 세이핑을 수행하는 서브-샘플링 A/D 변환부; 및 상기 클럭 생성부로부터의 기준 주파수 신호를 이용하여 생성된 시스템 클럭에 따라, 상기 서브-샘플링 A/D 변환부로부터의 디지털 신호를 처리하는 디지털 처리부를 포함한다.
    서브-샘플링(sub-sampling), 노이즈-세이핑(noise-shaping), A/D 변환, 디지털 처리

Patent Agency Ranking