반도체 소자의 제조 방법
    71.
    发明公开
    반도체 소자의 제조 방법 审中-实审
    制造半导体器件的方法

    公开(公告)号:KR1020150141433A

    公开(公告)日:2015-12-18

    申请号:KR1020140070148

    申请日:2014-06-10

    Abstract: 대체금속게이트의균일성(uniformity)를개선하기위한반도체소자의제조방법이제공된다. 상기반도체소자의제조방법은기판상에, 서로이격된제1 트렌치와제2 트렌치를포함하는층간절연막을형성하고, 상기제1 트렌치의측면과바닥면을따라제1 유전막을형성하고, 상기제2 트렌치의측면과바닥면을따라제2 유전막을형성하고, 상기제1 및제2 유전막상에각각, 제1 및제2 하부도전막을형성하고, 상기제1 및제2 하부도전막상에각각제1 및제2 캡핑막을형성하고, 상기제1 및제2 캡핑막을형성한후, 열처리를수행하고, 상기열처리를수행한후, 상기제1 및제2 캡핑막, 상기제1 및제2 하부도전막을제거하고, 상기제1 및제2 유전막상에각각, 제1 및제2 금속게이트구조체를형성하는것을포함한다.

    Abstract translation: 本发明提供一种用于制造用于提高替换金属栅极的均匀性的半导体器件的方法。 制造半导体器件的方法包括以下步骤:在衬底上形成包括彼此间隔开的第一沟槽和第二沟槽的层间绝缘层; 沿着所述第一沟槽的侧表面和底表面形成第一电介质层,以及沿所述第二沟槽的侧表面和底表面形成第二电介质层; 在第一和第二介电层上分别形成第一和第二下导电层; 在第一和第二下导电层上分别形成第一和第二封盖层; 在形成第一和第二封盖层之后进行热处理; 在进行热处理之后,去除第一和第二封盖层以及第一和第二下导电层; 以及在第一和第二介电层上分别形成第一和第二金属栅极结构。

    반도체 소자 제조 방법
    72.
    发明公开
    반도체 소자 제조 방법 审中-实审
    制造半导体器件的方法

    公开(公告)号:KR1020140130911A

    公开(公告)日:2014-11-12

    申请号:KR1020130049478

    申请日:2013-05-02

    Abstract: 핀형 트랜지스터의 채널 영역에 균일한 스트레스를 인가할 수 있는 반도체 소자 제조 방법을 제공하는 것이다. 상기 반도체 소자 제조 방법은 기판 상에 돌출된 핀형 액티브 패턴을 형성하고, 상기 핀형 액티브 패턴 상에 상기 핀형 액티브 패턴과 교차하는 게이트 패턴을 형성하고, 상기 게이트 패턴의 측벽에 게이트 스페이서를 형성하고, 상기 게이트 스페이서의 측면과 정렬되는 측벽을 포함하는 제1 리세스를 상기 핀형 액티브 패턴 내에 형성하고, 게르마늄을 포함하는 가스를 이용하여 제1 리세스를 열처리하여, 제2 리세스를 형성하는 것을 포함한다.

    Abstract translation: 本发明涉及一种用于制造半导体器件的方法,该半导体器件能够对鳍式晶体管的沟道区域施加均匀的应力。 制造半导体器件的方法包括:形成从衬底突出的鳍型有源图案,在翅片型有源图案上形成与鳍型有源图案相交的栅极图案,在栅极图案的侧壁中形成栅极间隔,形成 所述翅片型有源图案包括设置有所述栅极间隔物的侧表面的所述侧壁的第一凹部,以及通过使用包括Ge的气体在所述第一凹部上进行热处理而形成第二凹部。

    콘택 구조물의 형성 방법 및 이를 이용한 반도체 장치의제조 방법
    73.
    发明授权
    콘택 구조물의 형성 방법 및 이를 이용한 반도체 장치의제조 방법 有权
    形成接触结构的方法和使用该结构的半导体器件的制造方法

    公开(公告)号:KR101378469B1

    公开(公告)日:2014-03-28

    申请号:KR1020080042251

    申请日:2008-05-07

    Abstract: 개선된 열적 안정성 및 전기적 특성을 갖는 콘택 구조물의 형성 방법에 있어서, 콘택 영역을 갖는 대상체 상에 절연층을 형성한 후, 절연층을 식각하여 콘택 영역을 노출시키는 개구를 형성한다. 노출된 콘택 영역 상에 실리콘 및 산소를 포함하는 물질막을 형성한 다음, 실리콘 및 산소를 포함하는 물질막 상에 금속막을 형성한다. 실리콘 및 산소를 포함하는 물질막과 금속막을 반응시켜 적어도 콘택 영역 상에 금속 산화물 실리사이드막을 형성한 후, 금속 산화물 실리사이드막 상에 개구를 채우는 도전막을 형성한다. 콘택 영역과 콘택 사이에 금속, 실리콘 및 산소가 삼성 분계를 이루는 금속 산화물 실리사이드막을 균일하게 형성할 수 있으므로, 금속 산화물 실리사이드막의 응집 현상을 효과적으로 방지하여 우수한 열적 및 전기적 안정성을 확보할 수 있고, 콘택의 계면 저항을 감소시킬 수 있다.

    패턴 형성 방법, 게이트 구조물 형성 방법 및 이를 이용한 반도체 장치 제조 방법
    75.
    发明公开
    패턴 형성 방법, 게이트 구조물 형성 방법 및 이를 이용한 반도체 장치 제조 방법 无效
    形成图案的方法,形成门结构的方法和使用该方法制造半导体器件的方法

    公开(公告)号:KR1020110128468A

    公开(公告)日:2011-11-30

    申请号:KR1020100047930

    申请日:2010-05-24

    Abstract: PURPOSE: A pattern formation method and a gate structure formation method are provided to form an excellent pattern by preventing the damage of an etching object film when eliminating a mask and to reduce the aspect ratio of a gate structure. CONSTITUTION: An etching object film which includes oxide in which impurity is not doped is formed on a substrate(300). A conductive film is formed on the etching object film. A mask which includes oxide in which the impurity is doped is formed on the etching object film. The etching object film is patterned using the mask. The conductive film is patterned. The mask is eliminated using gas which includes hydrogen fluoride. The gas comprises deionizer water vapor. The mask comprises BPSG(Boron Phosphorous Silica Glass). The etching object film comprises silicon oxide.

    Abstract translation: 目的:提供图案形成方法和栅极结构形成方法以通过在消除掩模时防止蚀刻对象膜的损坏并且减小栅极结构的纵横比来形成优异的图案。 构成:在衬底(300)上形成包括不掺杂杂质的氧化物的蚀刻对象膜。 在蚀刻对象膜上形成导电膜。 在蚀刻对象膜上形成有包含掺杂杂质的氧化物的掩模。 使用掩模对蚀刻对象膜进行图案化。 导电膜被图案化。 使用包括氟化氢的气体来消除掩模。 气体包括去离子水蒸汽。 掩模包括BPSG(硼磷硅玻璃)。 蚀刻对象膜包括氧化硅。

    초임계 유체를 이용한 수용성 약액의 건조 방법
    77.
    发明公开
    초임계 유체를 이용한 수용성 약액의 건조 방법 无效
    使用超临界流体的干燥方法

    公开(公告)号:KR1020080043748A

    公开(公告)日:2008-05-19

    申请号:KR1020080031852

    申请日:2008-04-04

    Abstract: A drying method using a supercritical fluid is provided to enhance productivity by using high reactivity of the supercritical fluid. A material layer is formed(S30). The material layer is processed by using water-soluble chemicals(S32). A wet-rinse process is performed(S33). The water-soluble chemicals are removed by using a supercritical fluid including a supercritical CO2 and a surface active agent(S34). A flushing process is performed by using the supercritical CO2(S35). The material layer is a silicon oxide layer. The process using the water-soluble chemicals includes a process for dipping the material layer into a chemical material including deionized water and fluorine melted in the deionized water.

    Abstract translation: 提供使用超临界流体的干燥方法,以通过使用超临界流体的高反应性来提高生产率。 形成材料层(S30)。 通过使用水溶性化学品处理材料层(S32)。 进行湿式漂洗处理(S33)。 通过使用包括超临界CO 2和表面活性剂的超临界流体(S34)除去水溶性化学物质。 通过使用超临界CO 2进行冲洗处理(S35)。 材料层是氧化硅层。 使用水溶性化学品的方法包括将材料层浸入包括在去离子水中熔融的去离子水和氟的化学材料的方法。

    기판 건조 방법 및 이를 수행하기 위한 기판 건조 장치
    78.
    发明公开
    기판 건조 방법 및 이를 수행하기 위한 기판 건조 장치 无效
    干燥基材的方法和用于实施其的装置

    公开(公告)号:KR1020080012635A

    公开(公告)日:2008-02-12

    申请号:KR1020060073777

    申请日:2006-08-04

    Abstract: A substrate drying method is provided to restrain generation of a water mark by sufficiently removing water remaining on a substrate. A substrate cleaned by using a cleaning solution containing deionized water is firstly rinsed by using a dry agent containing a first organic fluorine-based compound and alcohol(S10). The firstly rinsed substrate is secondly rinsed by using an organic fluorine-based compound solvent containing a second organic fluorine-based compound(S20). The organic fluorine-based compound solvent is a solvent from which water is removed. The alcohol is isopropyl alcohol, ethanol or methanol.

    Abstract translation: 提供了一种基板干燥方法,通过充分去除残留在基板上的水分来抑制水痕的产生。 首先使用含有第一有机氟系化合物和醇的干燥剂对通过使用含有去离子水的清洗液进行清洗的基板进行清洗(S10)。 首先使用含有第二有机氟系化合物的有机氟系化合物溶剂对第一次冲洗的基材进行第二次冲洗(S20)。 有机氟系化合物溶剂是除去水的溶剂。 醇是异丙醇,乙醇或甲醇。

    매엽식 기판 처리 장치
    79.
    发明授权
    매엽식 기판 처리 장치 失效
    单基板类型的基板加工装置

    公开(公告)号:KR100757329B1

    公开(公告)日:2007-09-11

    申请号:KR1020060079998

    申请日:2006-08-23

    CPC classification number: H01L21/67057 H01L21/67034

    Abstract: A substrate processing apparatus of a single wafer type is provided to decrease recontamination of a semiconductor substrate while the substrate is processed by using a process solution. A chamber(102) has an opened upper portion and an opened lower portion. A bottom panel(104) is detachably engaged to the opened lower portion. A solution supply unit(110) is connected to the bottom panel to supply a process solution for processing a substrate(10) into the chamber. A substrate holder(122) holds both sides of the substrate to position vertically the substrate in the chamber. The bottom panel is coupled to the lower portion of the chamber by plural coupling members(106).

    Abstract translation: 提供单晶片型的基板处理装置,以通过使用处理溶液来处理基板,减少半导体基板的再污染。 室(102)具有敞开的上部和敞开的下部。 底板(104)可拆卸地接合到打开的下部。 解决方案供应单元(110)连接到底板以提供用于将基板(10)加工到室中的处理溶液。 衬底保持器(122)保持衬底的两侧以将衬底垂直定位在腔室中。 底板通过多个联接构件(106)联接到腔室的下部。

    이중 부유 게이트를 갖는 플래시 메모리 소자의 제조방법및 그에 의해 제조된 플래시 메모리 소자
    80.
    发明公开
    이중 부유 게이트를 갖는 플래시 메모리 소자의 제조방법및 그에 의해 제조된 플래시 메모리 소자 无效
    具有双浮动闸门和闪存存储器件的闪存存储器件的制造方法

    公开(公告)号:KR1020070067539A

    公开(公告)日:2007-06-28

    申请号:KR1020050128893

    申请日:2005-12-23

    Abstract: A flash memory device having a dual floating gate is provided to improve a leakage current characteristic between floating gates and active regions by floating gates composed of lower floating gates having a smaller width than that of the active regions and upper floating gates having a greater width than that of the active regions. An isolation layer is disposed in a substrate to confine a plurality of parallel active regions(115a). Lower floating gates(140a) are two-dimensionally arranged on the active regions, self-aligned with the active regions. Each lower floating gate has a bottom surface having a smaller width than that of the active region. Upper floating gates(145a) cover the lower floating gates to be self-aligned with the lower floating gates wherein each upper floating gate has a greater width than that of the active region. A control gate electrode(160) overlaps the upper surfaces of the upper floating gates, crossing the upper part of the active regions. The upper floating gates can cover a part of the sidewalls of the lower floating gates while covering the upper surfaces of the lower floating gates.

    Abstract translation: 提供一种具有双浮置栅极的闪速存储器件,以通过由具有比有源区域的宽度小的下浮动栅极构成的浮动栅极和宽浮动栅极具有较大宽度的浮动栅极来提高浮置栅极和有源区域之间的漏电流特性 活跃区域的。 隔离层设置在衬底中以限制多个平行的有源区(115a)。 下浮动栅极(140a)二维排列在有源区域上,与有源区域自对准。 每个下浮动栅极具有比有源区域的宽度小的底表面。 上浮动栅极(145a)覆盖下浮动栅极以与下浮置栅极自对准,其中每个上浮置栅极具有比有源区域宽的宽度。 控制栅电极(160)与上浮动栅极的上表面重叠,与有源区的上部交叉。 上部浮动栅极可以覆盖下部浮动栅极的侧壁的一部分,同时覆盖下部浮动栅极的上表面。

Patent Agency Ranking