Abstract:
PURPOSE: A device for processing a substrate by heat is provided to separate and control each heater, thereby minimizing temperature spreading in a process chamber. CONSTITUTION: A plurality of substrates(10) is loaded in a boat(20). The boat is inputted into a process chamber(30). A heater chamber(50) applies heat to the process chamber. A base plate(60) supports the boat. A gas injecting hole(70) is connected to a gas supply source. A gas discharging hole(80) is connected to a vacuum pump to discharge by-products and residual gases to the outside.
Abstract:
PURPOSE: A substrate processing apparatus is provided to uniformly heat the inside of a processing chamber by installing the upper heating unit, an external heating unit and a middle part heating unit. CONSTITUTION: A substrate processing apparatus includes a processing chamber(120), a boat(110), an external heating unit(130), and a transporting unit(140). A plurality of substrates is loaded on the boat. The external heating unit is placed on the external side of the processing chamber. The transporting unit transports the boat with respect to the processing chamber and includes a lower heating unit. A middle part heating unit is placed on the center part of the boat.
Abstract:
PURPOSE: A polycrystalline silicon manufacturing is provided to improve the charge mobility of crystallized polycrystalline silicon layer by using hydrogen gas as the carrier gas during forming the amorphous silicon layer. CONSTITUTION: A buffer layer(110) is formed on a substrate(100). An amorphous silicon layer(120) is formed on the buffer layer. A capping layer(130) is formed on the amorphous silicon layer. A crystallization guiding metal layer(140) is formed by depositing the crystallization guiding metal on the capping layer.
Abstract:
PURPOSE: A method for crystallization of a silicon layer and a method for forming a thin film transistor using the method for crystallization are provided to steadily form catalyst metal of a trace amount by changing the surface of an amorphous silicon layer into hydrophobic. CONSTITUTION: An amorphous silicon layer is formed on substrate(S110). The surface of the amorphous silicon is executed a hydrophobic treatment. A catalyst metal is formed on the amorphous silicon layer(S130). The amorphous silicon layer which forms the catalyst metal is crystallized to a polycrystalline silicon layer by a thermal process(S140). The hydrophobic treatment is processed using solution which contains hydrogen or fluorine. A gate insulating layer is formed on the polycrystalline silicon layer and a gate electrode is formed on the gate insulating layer. A source/drain domain is formed in both sides of the gate electrode. An inter layer insulating layer is formed on the gate insulating layer and the gate electrode. A source/drain electrode touches with the source/drain domain by passing through the inter layer insulating layer.
Abstract:
본 발명은 박막트랜지스터, 그의 제조방법 및 그를 구비하는 유기전계발광표시장치에 관한 것으로, 기판; 상기 기판 상에 위치하는 버퍼층; 상기 상기 버퍼층 상에 위치하는 반도체층; 상기 반도체층과 절연되는 게이트 전극; 상기 반도체층과 상기 게이트 전극을 절연시키는 게이트 절연막; 및 상기 상기 게이트 전극과 절연되며, 상기 반도체층과 일부가 연결되는 소오스/드레인 전극을 포함하며, 상기 반도체층은 하나 또는 다수개의 홈부를 포함하는 것을 특징으로 하는 박막트랜지스터 및 그의 제조방법에 관한 것이다. 또한, 기판; 상기 기판 상에 위치하는 버퍼층; 상기 상기 버퍼층 상에 위치하는 반도체층; 상기 반도체층과 절연되는 게이트 전극; 상기 반도체층과 상기 게이트 전극을 절연시키는 게이트 절연막; 상기 상기 게이트 전극과 절연되며, 상기 반도체층과 일부가 연결되는 소오스/드레인 전극; 상기 기판 전면에 걸쳐 위치하는 절연막; 및 상기 절연막 상에 상기 소오스/드레인과 전기적으로 연결되는 제 1 전극, 유기막층 및 제 2 전극을 포함하며, 상기 반도체층은 하나 또는 다수개의 홈부를 포함하는 것을 특징으로 하는 유기전계발광표시장치에 관한 것이다. 다결정 실리콘, 게터링, 박막트랜지스터
Abstract:
본 발명의 일 측면에 따라 실리콘층의 결정화 방법을 개시한다. 기판 위에 비정질 실리콘층을 형성한다. 상기 비정질 실리콘층의 표면이 소수성이 되도록 상기 비정질 실리콘의 표면을 소수성 처리한다. 상기 소수성 처리된 상기 비정질 실리콘층 위에 촉매 금속을 형성한다. 상기 촉매 금속이 형성된 상기 비정질 실리콘층을 열처리하여 다결정 실리콘층으로 결정화한다.
Abstract:
박막 트랜지스터, 이를 구비한 표시 장치, 및 그 제조 방법들에서, 본 발명의 실시예에 따른 박막 트랜지스터는 기판 상에 형성된 액티브층과, 상기 액티브층의 일부 영역 위에 형성된 게이트 절연막 패턴과, 상기 게이트 절연막 패턴의 일부 영역 위에 형성된 게이트 전극과, 상기 게이트 절연막 패턴 및 상기 게이트 전극을 덮는 식각 방지막 패턴, 그리고 상기 액티브층 및 상기 식각 방지막 패턴 위에 형성된 소스 부재 및 드레인 부재를 포함한다.
Abstract:
본 발명은 비정질 실리콘막의 결정화 방법, 그리고 이를 적용한 박막 트랜지스터의 제조 방법 및 이에 의해 제조된 박막 트랜지스터에 관한 것이다. 본 발명의 실시예에 따른 결정화 방법은, 비정질 실리콘막을 형성하는 단계, 비정질 실리콘막 위에 서로 이격되도록 결정화 촉매 입자들을 위치시키는 단계, 비정질 실리콘막에서 결정화 촉매 입자들을 선택적으로 제거하는 단계 및 비정질 실리콘막을 열처리에 의해 결정화하는 단계를 포함한다.