Abstract:
Device structures, fabrication methods, operating methods, and design structures for a silicon controlled rectifier. The method includes applying a mechanical stress to a region of a silicon controlled rectifier (SCR) at a level sufficient to modulate a trigger current of the SCR. The device and design structures include an SCR (62) with an anode (63), a cathode (65), a first region (14), and a second region (16) of opposite conductivity type to the first region. The first and second regions of the SCR are disposed in a current-carrying path between the anode and cathode of the SCR. A layer (26) is positioned on a top surface of a semiconductor substrate (30) relative to the first region and configured to cause a mechanical stress in the first region of the SCR at a level sufficient to modulate a trigger current of the SCR.
Abstract:
A silicon device 100 includes an active silicon layer 106, a buried oxide (BOX) layer 104 beneath the active silicon layer 106 and a high-resistivity silicon layer 102 beneath the BOX layer. The device also includes a harmonic suppression layer 110 at a boundary of the BOX layer 104 and the high-resistivity silicon layer 102.
Abstract:
Disclosed is semiconductor structure (100) with an insulator layer (120) on a semiconductor substrate (110) and a device layer (130) is on the insulator layer. The substrate (110) is doped with a relatively low dose of a dopant (111) having a given conductivity type such that it has a relatively high resistivity. Additionally, a portion (102) of the semiconductor substrate immediately adjacent to the insulator layer can be doped with a slightly higher dose of the same dopant (111), a different dopant (112) having the same conductivity type or a combination thereof (111 and 112). Optionally, micro-cavities (122, 123) are created within this same portion (102) so as to balance out any increase in conductivity with a corresponding increase in resistivity. Increasing the dopant concentration at the semiconductor substrate-insulator layer interface raises the threshold voltage (Vt) of any resulting parasitic capacitors and, thereby reduces harmonic behavior. Also disclosed herein are embodiments of a method and a design structure for such a semiconductor structure.
Abstract:
Einheitenstrukturen, Fertigungsverfahren, Betriebsverfahren und Konstruktionsstrukturen für einen siliciumgesteuerten Gleichrichter. Das Verfahren beinhaltet ein Ausüben einer mechanischen Verspannung auf einen Bereich eines siliciumgesteuerten Gleichrichters (SCR) in einem Ausmaß, das zum Modulieren eines Auslösestroms des SCR ausreicht. Die Einheiten- und Konstruktionsstrukturen beinhalten einen SCR (62) mit einer Anode (63), einer Kathode (65), einem ersten Bereich (14) und einem zweiten Bereich (16) mit einem entgegengesetzten Leitfähigkeitstyp gegenüber dem ersten Bereich. Der erste und der zweite Bereich des SCR sind in einem stromführenden Pfad zwischen der Anode und der Kathode des SCR angeordnet. Eine Schicht (26) ist auf einer oberen Fläche eines Halbleitersubstrats (30) relativ zu dem ersten Bereich positioniert und so eingerichtet, dass sie eine mechanische Verspannung in dem ersten Bereich des SCR in einem Ausmaß verursacht, das zum Modulieren eines Auslösestroms des SCR ausreicht.
Abstract:
Halbleiterstruktur (100), aufweisend: ein Halbleitersubstrat (110) eines bestimmten Leitungstyps mit einer ersten Fläche (114) und einer zweiten Fläche (115) oberhalb der ersten Fläche (114), wobei das Halbleitersubstrat (110) Folgendes aufweist: einen der ersten Fläche (114) benachbarten ersten Teil (101), der einen Dotanden (111) des bestimmten Leitungstyps in einer ersten Konzentration aufweist; und einen zweiten Teil (102), der sich von dem ersten Teil (101) bis zu der zweiten Fläche (115) erstreckt und Folgendes aufweist: eine Vielzahl Mikrokavitäten (122); und in einer zweiten Konzentration, die größer als die erste Konzentration ist, irgendeines des Folgenden: einen gleichen Dotanden (111) wie in dem ersten Teil (101), einen von dem ersten Teil (101) verschiedenen Dotanden (112), wobei der verschiedene Dotand (112) den bestimmten Leitungstyp aufweist, und eine Kombination des gleichen Dotanden (111) und des verschiedenen Dotanden (112); und eine der zweiten Fläche (115) benachbarte Isolatorschicht (120).
Abstract:
Disclosed is semiconductor structure with an insulator layer on a semiconductor substrate and a device layer is on the insulator layer. The substrate is doped with a relatively low dose of a dopant having a given conductivity type such that it has a relatively high resistivity. Additionally, a portion of the semiconductor substrate immediately adjacent to the insulator layer can be doped with a slightly higher dose of the same dopant, a different dopant having the same conductivity type or a combination thereof. Optionally, micro-cavities are created within this same portion so as to balance out any increase in conductivity with a corresponding increase in resistivity. Increasing the dopant concentration at the semiconductor substrate-insulator layer interface raises the threshold voltage (Vt) of any resulting parasitic capacitors and, thereby reduces harmonic behavior. Also disclosed herein are embodiments of a method and a design structure for such a semiconductor structure.
Abstract:
Device structures, fabrication methods, operating methods, and design structures for a silicon controlled rectifier. The method includes applying a mechanical stress to a region of a silicon controlled rectifier (SCR) at a level sufficient to modulate a trigger current of the SCR. The device and design structures include an SCR (62) with an anode (63), a cathode (65), a first region (14), and a second region (16) of opposite conductivity type to the first region. The first and second regions of the SCR are disposed in a current-carrying path between the anode and cathode of the SCR. A layer (26) is positioned on a top surface of a semiconductor substrate (30) relative to the first region and configured to cause a mechanical stress in the first region of the SCR at a level sufficient to modulate a trigger current of the SCR.
Abstract:
Es wird eine Halbleiterstruktur (100) mit einer Isolatorschicht (120) auf einem Halbleitersubstrat (110) und einer Nutzschicht (130) auf der Isolatorschicht beschrieben. Das Substrat (110) ist mit einer relativ geringen Dosis eines Dotanden (111) eines bestimmten Leitungstyps dotiert, sodass es einen relativ hohen spezifischen Widerstand aufweist. Außerdem kann ein der Isolatorschicht unmittelbar benachbarter Teil (102) des Halbleitersubstrats mit einer geringfügig höheren Dosis desselben Dotanden (111), eines verschiedenen Dotanden (112) desselben Leitungstyps oder deren Kombination (111 und 112) dotiert werden. Wahlweise werden innerhalb desselben Teils (102) Mikrokavitäten (122, 123) erzeugt, um eine Erhöhung der Leitfähigkeit durch eine entsprechende Erhöhung des spezifischen Widerstands zu kompensieren. Durch die Erhöhung der Dotandenkonzentration an der Grenzfläche Halbleitersubstrat/Isolatorschicht steigt die Schwellenspannung (Vt) von entstehenden parasitären Kapazitäten an, wodurch das Oberschwingungsverhalten verringert wird. Ferner werden hierin auch Ausführungsformen eines Verfahrens und einer Entwurfsstruktur für eine solche Halbleiterstruktur beschrieben.